完整後設資料紀錄
DC 欄位語言
dc.contributor.author邱碧秀en_US
dc.contributor.authorCHIOU BI-SHIOUen_US
dc.date.accessioned2014-12-13T10:34:31Z-
dc.date.available2014-12-13T10:34:31Z-
dc.date.issued2002en_US
dc.identifier.govdocNSC91-2216-E009-023zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/92794-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=785501&docId=151054en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title銅與低介電材料介電層之系統整合及可靠度提升研究(I)zh_TW
dc.titleThe Reliability Enhancement for the Integrated System of Copper and Low K Dielectric Interconnect (I)en_US
dc.typePlanen_US
dc.contributor.department交通大學電子工程系zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 912216E009023.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。