瀏覽 的方式: 作者 黃威

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 1 到 20 筆資料,總共 169 筆  下一頁 >
公開日期標題作者
201528 奈米高介電係數金屬閘極製程操縱在 近/次臨界電壓之256kb 6T 靜態隨機存取記憶體李光宇; Li, Kuang-Yu; 莊景德; 黃威; Chuang,Ching-Te; Hwang, Wei; 電子工程學系 電子研究所
201728奈米近臨界電壓使用12顆電晶體搭配短反或閘型匹配線之管線化的三態內容可定址記憶體陳俊丞; 莊景德; 黃威; Chen, Jyun-Cheng; Chuang, Ching-Te; Hwang, Wei; 電子研究所
2016Area-Power-Efficient 11-Bit Hybrid Dual-Vdd ADC with Self-Calibration for Neural Sensing Applications陳志明; 黃威; 莊景德; Chen, Jr-Ming; 電子工程學系 電子研究所
2004E-Home核心技術之研究---子計畫一E-Home伺服器之系統記憶體設計與電路實現(I)黃威; WeiHwang; 交通大學電子工程研究所
2006e-Home核心技術之研究---子計畫一:e-Home伺服器之系統記憶體設計與電路實現(III)黃威; Hwang Wei; 交通大學電子工程系
2004E-Home核心技術之研究---總計畫(I)黃威; WeiHwang; 交通大學電子工程研究所
2006e-Home核心技術之研究---總計畫(III)黃威; Hwang Wei; 交通大學電子工程系
2005e-Home核心技術之研究-子計畫一:e-Home伺服器之系統記憶體設計與電路實現(II)黃威; WeiHwang; 交通大學電子工程系
2005e-Home核心技術之研究-總計畫(II)黃威; WeiHwang; 交通大學電子工程系
2003MEPG-4/21 SoC設計及新世代行動通訊之研究---子計畫I:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(I)黃威; WeiHwang; 國立交通大學電子工程學系
2004MEPG-4/21 SoC設計及新世代行動通訊之研究-子計畫一:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(II)黃威; WeiHwang; 交通大學電子工程系
2005MEPG-4/21 SoC設計及新世代行動通訊之研究-子計畫一:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(III)黃威; WeiHwang; 交通大學電子工程系
1-七月-2009三元內容可定址記憶體之漏電流超截斷裝置黃柏蒼; 劉文彥; 黃威
21-九月-2011三元內容可定址記憶體之漏電流超截斷裝置黃柏蒼; 劉文彥; 黃威
1-七月-2009三元內容可定址記憶體漏電流截斷裝置黃柏蒼; 劉文彥; 黃威
1-十月-2011三元內容可定址記憶體漏電流截斷裝置黃柏蒼; 劉文彥; 黃威
1-七月-2013三維積體電路謝維致; 黃威
2005主動矩陣式有機發光二極體驅動電路使用時間比例灰階技術之研究曾銘松; Min-Sung Tseng; 黃威; Wei Hwang; 電機學院電子與光電學程
2015事件驅動能源控制之高能源效率氣體辨識系統黃羣穎; Huang, Chun-Ying; 黃威; 莊景德; Hwang, Wei; Chuang, Ching-Te; 電子工程學系 電子研究所
1-五月-2007互斥狀態保持器(XOR-based conditional keeper)及其應用於比對線(match line)架構華重憲; 彭奇偉; 黃威