Browsing by Author Hou, F. -J.

Jump to: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
or enter first few letters:  
Showing results 1 to 5 of 5
Issue DateTitleAuthor(s)
1-Jan-2018A Comprehensive Study of Polymorphic Phase Distribution of Ferroelectric-Dielectrics and Interfacial Layer Effects on Negative Capacitance FETs for Sub-5 nm NodeTang, Y. -T; Su, C. -J.; Wang, Y. -S.; Kao, K. -H.; Wu, T. -L.; Sung, P. -J.; Hou, F. -J.; Wang, C. -J.; Yeh, M. -S.; Lee, Y. -J.; Wu, W. -F.; Huang, G. -W.; Shieh, J. -M.; Yeh, W. -K.; Wang, Y. -H.; 交大名義發表; National Chiao Tung University
1-Jan-2018Ge FinFET CMOS Inverters With Improved Channel Surface Roughness by Using In-Situ ALD Digital O-3 TreatmentYeh, M. -S.; Luo, G. -L.; Hou, F. -J.; Sung, P. -J.; Wang, C. -J.; Su, C. -J.; Wu, C. -T.; Huang, Y. -C.; Hong, T. -C.; Chao, T. -S.; Chen, B. -Y.; Chen, K. -M.; Wu, Y. -C.; Izawa, M.; Miura, M.; Morimoto, M.; Ishimura, H.; Lee, Y. -J.; Wu, W. -F.; Yeh, W. -K.; 電子物理學系; Department of Electrophysics
1-Jan-2017Ge Nanowire FETs with HfZrOx Ferroelectric Gate Stack Exhibiting SS of Sub-60 mV/dec and Biasing Effects on Ferroelectric ReliabilitySu, C. -J.; Hong, T. -C.; Tsou, Y. -C.; Hou, F. -J.; Sung, P. -J.; Yeh, M. -S.; Wan, C. -C.; Kao, K. -H.; Tang, Y. -T.; Chiu, C. -H.; Wang, C. -J.; Chung, S. -T.; You, T. -Y.; Huang, Y. -C.; Wu, C. -T.; Lin, K. -L.; Luo, G. -L.; Huang, K. -P.; Lee, Y. -J.; Chao, T. -S.; Wu, W. -F.; Huang, G. -W.; Shieh, J. -M.; Yeh, W. -K.; Wang, Y. -H.; 電子物理學系; 電子工程學系及電子研究所; Department of Electrophysics; Department of Electronics Engineering and Institute of Electronics
2016High Performance Silicon N-channel Gate-All-Around Junctionless Field Effect Transistors by Strain TechnologySung, P. -J.; Cho, T. -C.; Chen, P. -C.; Hou, F. -J.; Lai, C. -H; Lee, Y. -J.; Li, Y.; Samukawa, S.; Chao, T. -S.; Wu, W. -F.; Yeh, W. -K.; 電子物理學系; 電機工程學系; Department of Electrophysics; Department of Electrical and Computer Engineering
1-Jan-2018Voltage Transfer Characteristic Matching by Different Nanosheet Layer Numbers of Vertically Stacked Junctionless CMOS Inverter for SoP/3D-ICs applicationsSung, P. -J.; Chang, C. -Y.; Chen, L. -Y.; Kao, K. -H.; Su, C. -J.; Liao, T. -H.; Fang, C. -C.; Wang, C. -J.; Hong, T. -C.; Jao, C. -Y.; Hsu, H. -S.; Luo, S. -X.; Wang, Y. -S.; Huang, H. -F.; Li, J. -H.; Huang, Y. -C.; Hsueh, F. -K.; Wu, C. -T.; Huang, Y. -M.; Hou, F. -J.; Luo, G. -L.; Huang, Y. -C.; Shen, Y. -L.; Ma, W. C. -Y.; Huang, K. -P.; Lin, K. -L.; Samukawa, S.; Li, Y.; Huang, G. -W; Lee, Y. -J.; Li, J. -Y.; Wu, W. -F.; Shieh, J. -M.; Chao, T. -S.; Yeh, W. -K.; Wang, Y. -H.; 電子物理學系; 電機工程學系; Department of Electrophysics; Department of Electrical and Computer Engineering