完整後設資料紀錄
DC 欄位語言
dc.contributor.author柯明道en_US
dc.contributor.authorKER MING-DOUen_US
dc.date.accessioned2014-12-13T10:45:24Z-
dc.date.available2014-12-13T10:45:24Z-
dc.date.issued2010en_US
dc.identifier.govdocNSC98-2221-E009-113-MY2zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/100345-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=2010479&docId=328974en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title奈米級混合信號式電路技術---子計畫四:奈米級CMOS製程之積體電路靜電放電防護技術zh_TW
dc.titleESD Protection Techniques for Nanoscale CMOS Integrated Circuitsen_US
dc.typePlanen_US
dc.contributor.department國立交通大學電子工程學系及電子研究所zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 982221E009113MY2(第1年).PDF
  2. 982221E009113MY2(第2年).PDF

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。