標題: 助聽器晶片及系統---子計畫三:助聽器低功率數位電路及SoC整合(II)
Ultra Low-Power Digital Circuits and SoC Integration for Hearing Aid(II)
作者: 周世傑
JOU SHYH-JYE
國立交通大學電子工程學系及電子研究所
公開日期: 2008
官方說明文件#: NSC97-2220-E009-020
URI: http://hdl.handle.net/11536/102874
https://www.grb.gov.tw/search/planDetail?id=1697150&docId=293279
Appears in Collections:Research Plans