标题: 适用于超宽频通讯系统与新型感知通讯之射频前端电路设计
CMOS-MEMS RF Front End Circuit Design for UWB Communication and New Cognitive Radio Communication
作者: 周复芳
JOU CHRISTINA FOH-FO
国立交通大学电信工程学系(所)
关键字: Cognitive Radio;MEMS Antenna;LNA;Mixer;Multi-band Synthesizer;UWB
公开日期: 2007
摘要: 宽频系统是现在通讯系统的趋势,本次为期三年的研究计画将提出符合超宽频(UWB)通讯与感知通讯(Cognitvie Radio)的射频前端电路,分述如下。
一.超宽频(UWB)系统为操作在3.1~10.6 GHz 的频段中,即约有7.5 GHz 的频宽。由于具有相当大的通道容量,所以UWB 在无线个人网路的应用上,能够达到高速资料传输的需求(>100Mb/sec),因此这会是一个在应用上相当具有吸引力的通讯系统。在目前提出的超宽频系统, 架构主要可分为: (a) DS-CDMA 和(b)MB-OFDM。其中MB-OFDM 的架构是将频谱分成14 个次频带,而利用时间交错方式轮流用多个次频带传送符码的主要优点,在于UWB 系统可以传送同样的平均功率并且瞬间处理频宽较小(528 MHz),如此可以增加频谱的使用弹性和其他无线通讯系统的相容性,并同时降低功率消耗及成本。所以MB-OFDM UWB将为本计划所探讨的架构。
二.另外,依据联邦通讯委员会(FCC)[0-1],随着时间与位置的变化,以分配的频谱的使用率介于15%至85%之间,如图0-1.随着通讯服务的巨幅增加,现今有限的频谱已经不敷使用.所以能够更有效运用频谱的感知通讯技术(cognitiv radio)[0-2],[0-3] ,在最近被提出以有效解决上述问题。
图0-1 Spectrum utilization
此动态频谱存取的技术(Dynamic Spectrum Access Networks),也就是感知通讯(cognitive radio),会透过异质网路(heterogeneous wireless architectures)与动态的频谱存取技术来提供移动中的使用者(mobile users)很宽频的服务.而所谓动态频谱技术即是在不影响已分配频段(licensed band)的使用者前提下,机会性的在此频谱作存取的动作.如图0-2所示,也就是在不同时间下,系统会在宽频的频谱内侦测到低使用率的频段进行利用。
图0-2 动态存取示意图
由于感知通讯(cognitive radio)的收发机架构里基频( baseband )的电路架构与现在的收发基架构类似,所以其收发机重点在于前端电路的设计,因为前端电路须能在宽
频下将操作频段操作至任何所需要的频谱位置.所以感知通讯(Cognitive Radio)的系统会需要宽频低杂讯放大器与宽频混波器。
第ㄧ年研究计画:以0.18um CMOS制程设计多频带之频率合成器(Multi-Band Frequency Synthesizer)
应用在MB-OFDM UWB传输架构的频率合成器,必须具有非常快速的切换时间(<9.5ns),以及在3~10 GHz 附近都能有好的相位杂讯表现(<-86.5 dBc/Hz
@ 1MHz) [1-1],所以传统频率合成器必须加以修改以符合此系统之需求。目前在已提出的架构中,频率合成器的实现可分为三种形式:
Type 1-利用多个频率合成器并联在一起,每个频率合成器各自产生所需要的频
率[1-2],[1-3]。
Type 2-利用一个包含多频带压控震荡器的频率合成器来产生每个频带需要的
频率[1-4],[1-5]。
Type 3(第一年研究计画提案:)-频率合成器产生某一特定频率后,再利用多个混波器和滤波器来产生各个频率[1-6~1-9]。
由于Type1中的架构有着较高的面积和功率消耗,因此本计画中将不考虑Type 1 这种架构,只对Type 2 和Type 3 分别进行探讨分析其优缺点。
在Type 2 的架构下,频率合成器几乎可以用传统的锁相回路来实现,不过
在压控震荡器的部份必须能是多频带的输出,而且为了达到9.5 ns 内的切换时
间,必须得有很高的参考频率以及用到两个锁相回路来提供够快的锁定时间。不
过这架构的最大优点在于不需要利用混波器来产生多频带输出,可以节省面积和
功率,并且消除混波器产生的spurious noise。由于[1-4]中提出的架构依然有着功率消耗过大的问题,因此本实验室对此缺点提出改良的架构,如Fig.0-3所示,并将发表在Progress in Electromagnetics Research Symposium( PIERS2007 ) [1-5]使得整个电路更能有效率利用每个block。
Figure.0-3
第ㄧ年的计画中,基于在Type 3 的架构下,由频率合成器产生一特定频率后,再利用混波器和滤波器产生各个频率,如Fig.0-4所示。由8448 MHz VCO 设计为起点,利用除二电路与混波器分别达成6336 MHz、4224 MHz 与2112 MHz 的频率输出,再经过Switch决定某一特定频率输出,而外加较低频讯号(264 MHz、792 MHz、1320 MHz 与1848 MHz)也由另一Switch 决定另外一特定频率输出,最后经由混波器与High-pass filter 即可得到其中一个频带的LO 信号,Fig.0-5所示。此架构优点在于只需一个频率合成器,即可达到全频带输出,因此有更低的功率消耗。并且频率切换时间只跟Switch 有关,在现今制程中的选择器切换时间大都小于1 ns的情况下,此频率合成器不会有来不及完成频率切换的问题。
官方说明文件#: NSC96-2221-E009-011
URI: http://hdl.handle.net/11536/102909
https://www.grb.gov.tw/search/planDetail?id=1441934&docId=258364
显示于类别:Research Plans


文件中的档案:

  1. 962221E009011.PDF

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.