完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 劉志尉 | en_US |
dc.contributor.author | 張國強 | en_US |
dc.contributor.author | 歐士豪 | en_US |
dc.contributor.author | 陳鈺文 | en_US |
dc.date.accessioned | 2014-12-16T06:11:46Z | - |
dc.date.available | 2014-12-16T06:11:46Z | - |
dc.date.issued | 2013-12-01 | en_US |
dc.identifier.govdoc | G06F007/57 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/103178 | - |
dc.description.abstract | 一種運算模組,係設計為串接式資料路徑,包括第一加法器、耦接至該第一加法器的第一移位器、耦接至該第一移位器且接收外部之運算參數訊號的乘法器、耦接至該乘法器之位數對齊單元、耦接至該位數對齊單元之第二加法器以及耦接至該第二加法器的第二移位器。本發明之運算模組藉由串接式資料路徑之設計,相較於純量處理器,可有效地減少整體運算時間,且相較於多指令分發處理器具有更少的輸出端及輸入端之需求,因此可大幅降低數位訊號處理器之功率消耗。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.title | 運算模組、裝置及系統 | zh_TW |
dc.type | Patents | en_US |
dc.citation.patentcountry | TWN | zh_TW |
dc.citation.patentnumber | 201349102 | zh_TW |
顯示於類別: | 專利資料 |