標題: 記憶裝置及其迴圈緩衝器
作者: 吳奕緯
田濱華
鍾崇斌
單智君
公開日期: 1-七月-2008
摘要: 本發明係揭露一種記憶裝置及其迴圈緩衝器(loop buffer)。在一實施例中,此迴圈緩衝器包含一緩衝記憶體單元及一分支目的緩衝區(BTB),緩衝記憶體單元可儲存最內層迴圈指令(innermost loop instruction),而分支目的緩衝區(BTB)可儲存此緩衝記憶體單元內之指令之追跡資料(track)。藉此,此迴圈緩衝器可儲存包含向前分支(forward branch)及函式(subroutine)之迴圈指令,以進一部減少指令提取之耗能。
官方說明文件#: G06F012/00
URI: http://hdl.handle.net/11536/103982
專利國: TWN
專利號碼: 200828012
顯示於類別:專利資料


文件中的檔案:

  1. 200828012.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。