Full metadata record
DC FieldValueLanguage
dc.contributor.author許世昕en_US
dc.contributor.author陳巍仁en_US
dc.date.accessioned2014-12-12T01:27:21Z-
dc.date.available2014-12-12T01:27:21Z-
dc.date.issued2009en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT079611638en_US
dc.identifier.urihttp://hdl.handle.net/11536/41763-
dc.description.abstract本篇論文提出一個能夠用在奈米製程的類比電路最佳化自動設計流程,並應用在線性穩壓器的設計上面。大部分主要的程式皆以C語言為平台。由使用者給定電器規格之後,透過此最佳化自動設計程式可得到電路各元件之尺寸大小。   在尺寸設計上我們使用一種模擬輔助設計之概念。透過電路分析之結果得到各個設計參數,然後利用程式呼叫模擬軟體來找出所需要之尺寸大小。這種設計方法在設計參數皆以得知的情況下,在5~10分鐘以內找出各元件之尺寸大小。   而我們又整合了一種最佳化設計概念叫做幾何規劃,用這個演算法可以取代在一般電路設計時計算各個參數值的過程,也避免掉一些初始假設的問題。透過這個方法可以在短短幾十秒的時間內算出各個設計參數且達到最佳化。   為了能夠整合最佳化演算法和模擬輔助設計,我們還加入了一個模型產生器來產生元件特性的數學模型。經過驗證,這個產生器產生出的元件特性模型能夠準確的描述元件特性,並且在設計流程上能夠順利結合最佳化演算法和模擬輔助設計。zh_TW
dc.language.isozh_TWen_US
dc.subject自動化設計zh_TW
dc.subject最佳化zh_TW
dc.subjectautomationen_US
dc.subjectlow dropout regulatoren_US
dc.title奈米金氧半製程之線性穩壓器自動化設計zh_TW
dc.titleLow Dropout Regulator Automation Design in Nanometer CMOS Processen_US
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
Appears in Collections:Thesis


Files in This Item:

  1. 163801.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.