完整後設資料紀錄
DC 欄位語言
dc.contributor.author蘇育正en_US
dc.contributor.authorYu-Cheng Suen_US
dc.contributor.author黃調元en_US
dc.contributor.author林鴻志en_US
dc.contributor.authorDr. Tiao-Yuan Huangen_US
dc.contributor.authorDr. Horng-Chin Linen_US
dc.date.accessioned2014-12-12T01:31:54Z-
dc.date.available2014-12-12T01:31:54Z-
dc.date.issued2003en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009111532en_US
dc.identifier.urihttp://hdl.handle.net/11536/42946-
dc.description.abstract在本篇論文中,我們提出一種創新的分析薄膜電晶體通道層內能帶隙態位密度(DOS)分佈的方法,利用此方法我們可以在單一元件中一次求得全能帶隙的態位密度分佈,不僅簡化量測與分析程序,同時也大幅降低製造成本與分析時間。 傳統若要求得全能帶隙缺陷密度分佈,必須分別製作N型和P型的薄膜電晶體才能獲得。在本論文中,我們利用一種具有電場感應汲極之蕭特基薄膜電晶體元件,可以實現完整能帶隙之薄膜態位密度分析。由於電場感應汲極之蕭特基薄膜電晶體在靠近汲極端有一電性接面(electrical junction)區,利用其上方的副閘極的偏壓可以感應出不同極性的電性接面,並藉此使單一元件可變換地操作在N或P通道模式。利用此一雙向操作(ambipolar)能力,再結合場效電導(field effect conductance)法,可以在單一元件中求出費米能階上、下的完整能帶隙缺陷密度分佈,而不必分別製作N及P通道模式的元件,如此將可大幅降低製作成本,並增加分析便利性。 此外,我們也在實驗中發現,在室溫下量測N通道和P通道的源極電流與閘極電壓特性,其交叉點的閘極電壓與傳統利用變溫方法求得的平帶電壓(flat-band voltage)幾為一致。經由實驗中不同製程與結構的元件一再的比對,均證實此現象的存在,因此我們提出利用此方式量測通道層內的平帶電壓,如此將可避免傳統變溫方法的耗時與繁複,大幅簡化程序並節省時間。 利用此方法,我們可以分析在不同的製程條件下薄膜的缺陷密度分佈。由於薄膜電晶體的電特性強烈受到通道中缺陷態位密度的影響。因此,透過我們提出的方法,能讓我們對薄膜電晶體的元件特性有更深入的瞭解,也有助於業界量產所須對薄膜電晶體元件的模式分析及電路設計與模擬的工作。zh_TW
dc.language.isoen_USen_US
dc.subject能帶隙態位密度zh_TW
dc.subject蕭特基薄膜電晶體zh_TW
dc.subject電場感應汲極zh_TW
dc.subjectband-gap density-of-stateen_US
dc.subjectSchottky barrier thin-film transistoren_US
dc.subjectfield-induced drainen_US
dc.title一種分析薄膜電晶體內完整能帶隙態位密度分佈的新穎方法zh_TW
dc.titleA NOVEL METHOD TO ANALYZE FULL BAND-GAP DENSITY OF STATES DISTRIBUTION IN THIN FILM TRANSISTORSen_US
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 153201.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。