Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 莊俊雄 | en_US |
dc.contributor.author | Zhuang, Zun-Xiong | en_US |
dc.contributor.author | 李祖添 | en_US |
dc.contributor.author | Li, Zu-Tian | en_US |
dc.date.accessioned | 2014-12-12T02:02:34Z | - |
dc.date.available | 2014-12-12T02:02:34Z | - |
dc.date.issued | 1982 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT714146004 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/51678 | - |
dc.description.abstract | 此篇論文敘述一個數通訊處理器的設計及製作,此系統利兩個微處理機同時工作來加 快處理的速度。 文中首先由幾個觀點來說明數據通處通訊處理器如何適當的應在資據路結構中來提高 整個網路結構中來提高整個網路的使效率。然後根據功能規格,以雙微處理機的結構 去規劃此系統,包括兩微處理木機如何耦合、如何利用共同記憶體來交換資據、如何 設計共同記憶體的匯流排仲裁器。 實驗的結果,包括整個硬體結構方塊圖,詳細線路圖及軟體流程圖亦將一併附上。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 雙微處理機 | zh_TW |
dc.subject | 數據通訊處理機 | zh_TW |
dc.subject | 資據網路結構 | zh_TW |
dc.subject | 共同記憶體 | zh_TW |
dc.subject | 匯流排仲裁器 | zh_TW |
dc.subject | 自動控制 | zh_TW |
dc.subject | 控制工程 | zh_TW |
dc.subject | 電腦 | zh_TW |
dc.subject | AUTOMATIC-CONTROL-ENGINEERING | en_US |
dc.subject | CONTROL-ENGINEERING | en_US |
dc.subject | COMPUTER | en_US |
dc.title | 雙微處理機數據通訓處理器的設計與製作 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電控工程研究所 | zh_TW |
Appears in Collections: | Thesis |