完整後設資料紀錄
DC 欄位語言
dc.contributor.author莊俊雄en_US
dc.contributor.authorZhuang, Zun-Xiongen_US
dc.contributor.author李祖添en_US
dc.contributor.authorLi, Zu-Tianen_US
dc.date.accessioned2014-12-12T02:02:34Z-
dc.date.available2014-12-12T02:02:34Z-
dc.date.issued1982en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT714146004en_US
dc.identifier.urihttp://hdl.handle.net/11536/51678-
dc.description.abstract此篇論文敘述一個數通訊處理器的設計及製作,此系統利兩個微處理機同時工作來加 快處理的速度。 文中首先由幾個觀點來說明數據通處通訊處理器如何適當的應在資據路結構中來提高 整個網路結構中來提高整個網路的使效率。然後根據功能規格,以雙微處理機的結構 去規劃此系統,包括兩微處理木機如何耦合、如何利用共同記憶體來交換資據、如何 設計共同記憶體的匯流排仲裁器。 實驗的結果,包括整個硬體結構方塊圖,詳細線路圖及軟體流程圖亦將一併附上。zh_TW
dc.language.isozh_TWen_US
dc.subject雙微處理機zh_TW
dc.subject數據通訊處理機zh_TW
dc.subject資據網路結構zh_TW
dc.subject共同記憶體zh_TW
dc.subject匯流排仲裁器zh_TW
dc.subject自動控制zh_TW
dc.subject控制工程zh_TW
dc.subject電腦zh_TW
dc.subjectAUTOMATIC-CONTROL-ENGINEERINGen_US
dc.subjectCONTROL-ENGINEERINGen_US
dc.subjectCOMPUTERen_US
dc.title雙微處理機數據通訓處理器的設計與製作zh_TW
dc.typeThesisen_US
dc.contributor.department電控工程研究所zh_TW
顯示於類別:畢業論文