Full metadata record
DC FieldValueLanguage
dc.contributor.author黃俊東en_US
dc.contributor.authorHuang, Zun-Dongen_US
dc.contributor.author簡明仁en_US
dc.contributor.authorJian, Ming-Renen_US
dc.date.accessioned2014-12-12T02:02:39Z-
dc.date.available2014-12-12T02:02:39Z-
dc.date.issued1982en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT714428021en_US
dc.identifier.urihttp://hdl.handle.net/11536/51742-
dc.description.abstract邏輯摹擬和線路摹擬是數位系統設計上,兩個很重要的步驟。通常此兩項摹擬可被分 開來執行,但當此網路逐漸擴展增大時,線路的安排就會變得很複雜、很費時、而且 也容易出錯。此文旨在提供一邏輯摹擬和類比網路的自動換系統,使得于邏輯摹擬之 後,此系統能根據使用者所定義之線路模型,直接將邏輯網路轉換成類比網路。 系統中包括有零延遲(ZERO-DELAY),單位延遲(UNIT-DELAY)、時序分析(TIMING ANAL YSIS) 、臨界路線延遲(CRITICAL PATH DEALY) 、邏輯網路展開以及線路轉換六項功 能。其中線路展開部份,可依照使用者定義之簡單模型或線路之總體模型(MACRO-MOD EL) ,將邏輯網路轉換成類比網路,以使作更進一步之摹擬與分析,使其結果能更符 合實際。zh_TW
dc.language.isozh_TWen_US
dc.subject邏輯摹擬zh_TW
dc.subject摹擬zh_TW
dc.subject線路轉換系統zh_TW
dc.subject邏輯網路zh_TW
dc.subject類比網路zh_TW
dc.subject網路zh_TW
dc.subject自動轉換系統zh_TW
dc.subject電子工程zh_TW
dc.subjectELECTRONIC-ENGINEERINGen_US
dc.title邏輯摹擬與線路轉換系統zh_TW
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
Appears in Collections:Thesis