標題: | 閘排列佈局繞線系統 |
作者: | 蘇仕傑 SU, SHI-JIE 徐力行 XU, LI-XING 資訊科學與工程研究所 |
關鍵字: | 超大型積體電路;繞線系統;閘排列;邏輯閘;函數;VLSI |
公開日期: | 1984 |
摘要: | 在超大型積體電路(VLSI)的繞線系統設計有許多種作法,然而,最終的目的卻 是一玫的;(1)儘量達到100%繞線(2)繞線的總長度愈短愈好。 在上述的二個前題之上,我們提出了一個新的閘排列佈局繞線系統,本系統包括兩部 分: (1)佈局:用兩兩互方的方式,把邏輯閘實際的安排到閘排列的位置上,使得繞線 距離愈短愈好。 (2)繞線:這部分主要的目的是把佈局好的邏輯閘之間的連線聯接在一起,亦即, 儘量達到100%繞線,我們提出了一本系統是在VAX11╱780電腦,UNI X操作系統下,以C語言撰寫完成的。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT732241013 http://hdl.handle.net/11536/51961 |
Appears in Collections: | Thesis |