完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 王錦煌 | en_US |
dc.contributor.author | WANG, JIN-HUANG | en_US |
dc.contributor.author | 任建葳 | en_US |
dc.contributor.author | 李崇仁 | en_US |
dc.contributor.author | REN, JIAN-WEI | en_US |
dc.contributor.author | LI, CHONG-REN | en_US |
dc.date.accessioned | 2014-12-12T02:03:08Z | - |
dc.date.available | 2014-12-12T02:03:08Z | - |
dc.date.issued | 1984 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT732430042 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/52095 | - |
dc.description.abstract | 在本論文中,我們設計了個稱之為CMOS-CE 大型積體電路擷取器,並建立在VAX 11 /780 電腦之UNIX 4.2 操作系統下,CMOS-CE 可以針對CMOS 及NMOS 技術來擷取出 電晶體及節點連結之資炓,它的輸入資料是CIF 而執行結朿後產生之輸出資料可以很 方便地目視檢查,或用於邏輯擷取及電路模擬,CMOS-CE 可以處理的罩幕幾何形狀不 只是和軸平行的矩形,同也可處理和座標軸成+45 或-45 度之方向性矩形。 CMOS-CE 具有兩種操作模式,展開模式及階層模式,在展開模式中,由大多數例子中 可以觀察出速度特性典型值是O(N1,4) 而在階層式中,速度會有相當程度改善,特別 是輸入檔具結構性及重複性之時尤然。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 積體電路 | zh_TW |
dc.subject | CMOS大型積體電路 | zh_TW |
dc.subject | 擷取器 | zh_TW |
dc.title | CMOS大型積體電路擷取器 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |