完整後設資料紀錄
DC 欄位語言
dc.contributor.author葉吉祥en_US
dc.contributor.authorYE, JI-XIANGen_US
dc.contributor.author沈文仁en_US
dc.contributor.author李崇仁en_US
dc.contributor.authorSHEN, WEN-RENen_US
dc.contributor.authorLI, CHONG-RENen_US
dc.date.accessioned2014-12-12T02:03:39Z-
dc.date.available2014-12-12T02:03:39Z-
dc.date.issued1985en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT742430011en_US
dc.identifier.urihttp://hdl.handle.net/11536/52412-
dc.description.abstract本論文提出一針對字串式結構的內藏自身測試(BIST)技術之設計與製作方法。 吾人已製作一開關級(Switch-level)模擬器,稱為BISTA ,用以簡化對內藏自身測 試的設計步驟;同時亦以「偵錯模擬器」的功能來處理系統驗證的工作。為了避免高 價的模擬過程,利用「修正限區」(MAL )模型,提出了一套新的機率模式。加上導 出的預估方式,這一混合式的機率模式(DPM )能預測字串結構的測試信度。 我們已完成了一8 位元,基一2 蝶式(radix-2 butterfly )快速富式轉換(FFT ) 之內藏自身測試。利用軟體的模擬(BISTA )與理論(DPM )之預測所完成之BIST-F FT)呈現出低超額體(10%),高偵錯率(91%),低測試時間(數百個鐘週期), 以及高簡易度與設計彈性。zh_TW
dc.language.isozh_TWen_US
dc.subject字串式zh_TW
dc.subject結構zh_TW
dc.subject內藏自身測試zh_TW
dc.subject測試zh_TW
dc.subject模擬器zh_TW
dc.title字串式結構的內藏自身測試之研究zh_TW
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文