完整後設資料紀錄
DC 欄位語言
dc.contributor.author黃建仁en_US
dc.contributor.authorHUANG, JIAN-RENen_US
dc.contributor.author任建葳en_US
dc.contributor.authorREN, JIAN-WEIen_US
dc.date.accessioned2014-12-12T02:04:27Z-
dc.date.available2014-12-12T02:04:27Z-
dc.date.issued1986en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT752430046en_US
dc.identifier.urihttp://hdl.handle.net/11536/52948-
dc.description.abstract由於VLSI技術進步,人們可以在同一單位面積上製造更多的電路,本論文中,針對如 何提高VLSI陳列處理器的可靠度提出一套再組理論,而此套理論所需要的全面性( global)連線最少。這套理論完全分配給工作單元個別來執行,除了永久的錯誤之外 ,此套理論亦能成功地解決暫態式的錯誤。基於此套理論,我們設計了一個開關,並 加以模擬來證實設計的正確性,再者,我們也提供了一套系統式的方法來解決當開關 也會發生錯誤的情況,另外,對於相關的時序問題以及輸出/輸入埠的安排,我們也 做了一些探討。zh_TW
dc.language.isozh_TWen_US
dc.subject陣列處理器zh_TW
dc.subject再組zh_TW
dc.subject開關zh_TW
dc.subject全面性連線zh_TW
dc.subject工作單元zh_TW
dc.subject時序問題zh_TW
dc.subject輸出/輸入埠zh_TW
dc.subjectVLSIen_US
dc.title陳列處理器的再組與開關設計zh_TW
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文