完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 黃建仁 | en_US |
dc.contributor.author | HUANG, JIAN-REN | en_US |
dc.contributor.author | 任建葳 | en_US |
dc.contributor.author | REN, JIAN-WEI | en_US |
dc.date.accessioned | 2014-12-12T02:04:27Z | - |
dc.date.available | 2014-12-12T02:04:27Z | - |
dc.date.issued | 1986 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT752430046 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/52948 | - |
dc.description.abstract | 由於VLSI技術進步,人們可以在同一單位面積上製造更多的電路,本論文中,針對如 何提高VLSI陳列處理器的可靠度提出一套再組理論,而此套理論所需要的全面性( global)連線最少。這套理論完全分配給工作單元個別來執行,除了永久的錯誤之外 ,此套理論亦能成功地解決暫態式的錯誤。基於此套理論,我們設計了一個開關,並 加以模擬來證實設計的正確性,再者,我們也提供了一套系統式的方法來解決當開關 也會發生錯誤的情況,另外,對於相關的時序問題以及輸出/輸入埠的安排,我們也 做了一些探討。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 陣列處理器 | zh_TW |
dc.subject | 再組 | zh_TW |
dc.subject | 開關 | zh_TW |
dc.subject | 全面性連線 | zh_TW |
dc.subject | 工作單元 | zh_TW |
dc.subject | 時序問題 | zh_TW |
dc.subject | 輸出/輸入埠 | zh_TW |
dc.subject | VLSI | en_US |
dc.title | 陳列處理器的再組與開關設計 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |