標題: | 疏解一個匯流道型式多處理機系統之瓶頸 Attacking the bottleneck in a bus-based multiprocessor system |
作者: | 許銀雄 Xu, Yin-Xiong 周慶榮 Zhou, Qing-Rong 資訊科學與工程研究所 |
關鍵字: | 多處理機系統;匯流道;單埠區域記憶體;雙埠記憶體;把程序區域化;電腦;資訊科學;MULTIPROCESS-SYSTEM;COMPUTER;INFORMATION |
公開日期: | 1987 |
摘要: | 在所有多處理機系統的結構中,以單匯流道連接的型式是最簡單的一種。然而,隨著 系統中處理機數目的增加,共用的匯流道終將成為系統的瓶頸。在這篇論文中,分析 了三種匯流道型式多處理機系統,分別是不含區域記憶體的系統,含有單埠區域記憶 體的系統和含有雙埠記憶體的系統。對於含有雙埠記憶體多處理機系統而言,我們可 以從分析的結果看出來,增加系統的區域執行機率,其有效計算能力的增加量。國立 交通大學在去年製作的一個多處理機作業系統就深受這一個瓶頸所困擾。在本論文中 討論了這個系統原設計的一些問題,然後提出一個新的設計。並且利用模擬的方法評 估和比較了這兩種設計方式的效能。模擬的結果顯示,採用〝把程序區域化〞的策略 可以使系統的有效計算能力增加三十到一百個百分點。在論文裡面並且探討了新設計 方式的飽和點。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT764241005 http://hdl.handle.net/11536/53556 |
Appears in Collections: | Thesis |