标题: | 疏解一个汇流道型式多处理机系统之瓶颈 Attacking the bottleneck in a bus-based multiprocessor system |
作者: | 许银雄 Xu, Yin-Xiong 周庆荣 Zhou, Qing-Rong 资讯科学与工程研究所 |
关键字: | 多处理机系统;汇流道;单埠区域记忆体;双埠记忆体;把程序区域化;电脑;资讯科学;MULTIPROCESS-SYSTEM;COMPUTER;INFORMATION |
公开日期: | 1987 |
摘要: | 在所有多处理机系统的结构中,以单汇流道连接的型式是最简单的一种。然而,随着 系统中处理机数目的增加,共用的汇流道终将成为系统的瓶颈。在这篇论文中,分析 了三种汇流道型式多处理机系统,分别是不含区域记忆体的系统,含有单埠区域记忆 体的系统和含有双埠记忆体的系统。对于含有双埠记忆体多处理机系统而言,我们可 以从分析的结果看出来,增加系统的区域执行机率,其有效计算能力的增加量。国立 交通大学在去年制作的一个多处理机作业系统就深受这一个瓶颈所困扰。在本论文中 讨论了这个系统原设计的一些问题,然后提出一个新的设计。并且利用模拟的方法评 估和比较了这两种设计方式的效能。模拟的结果显示,采用〝把程序区域化〞的策略 可以使系统的有效计算能力增加三十到一百个百分点。在论文里面并且探讨了新设计 方式的饱和点。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT764241005 http://hdl.handle.net/11536/53556 |
显示于类别: | Thesis |