完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 吳坤城 | en_US |
dc.contributor.author | WU,KUN-CHENG | en_US |
dc.contributor.author | 鍾崇斌 | en_US |
dc.contributor.author | ZHONG,CHONG-BIN | en_US |
dc.date.accessioned | 2014-12-12T02:06:40Z | - |
dc.date.available | 2014-12-12T02:06:40Z | - |
dc.date.issued | 1989 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT782392060 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/54465 | - |
dc.description.abstract | LISCP-∥是一個專為處理Prolog語言而設計的32位元RISC型式的附加處理器, 將作為 人工智慧型多處理機系統工作站中的處理單元。本論文為發展完整的LISCP-∥系統, 將完成LISCP-∥處理器硬體線路的設計與驗證, 並考慮共同記憶體系統和host介面的 研究與設計。 LISCP-∥的硬體線路已有初步的規劃與設計, 本篇論文將其設計加以整合並完成模擬 驗證的工作, 使能完整而正確地呈現一個LISCP-∥的線路設計。目前LISCP-∥使用TT L 為設計最主要的元件, 元件個數在400 顆IC左右。所有有關LISCP-∥的線路製作皆 以在HP工作站上使用EDS 系統驗證完成。 共同記憶體用來儲存程式碼及執行時所產生的資料, 並經由此做為LISCP-∥與host傳 遞訊息的橋梁。目前根據host和LISCP-∥的特性, 完成共同記憶體的研究與設計, 使 其能擔負起溝能管道的功能。host介面用來控制LISCP-∥處理器和接受來自LISCP-∥ 的插斷請求, 目前也已完成host介面的設計, 以發展一套完整的LISCP-∥系統。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | Prolog處理機 | zh_TW |
dc.subject | 人工智慧型多處理 | zh_TW |
dc.subject | 處理單元 | zh_TW |
dc.subject | 共同記憶體系統 | zh_TW |
dc.subject | host介面 | zh_TW |
dc.subject | 線路設計 | zh_TW |
dc.subject | 儲存程式碼 | zh_TW |
dc.title | Prolog處理機LISCP-Ⅱ的設計與製作 | zh_TW |
dc.title | Design and implementation of A Prolog processor LISCP-Ⅱ | en_US |
dc.type | Thesis | en_US |
dc.contributor.department | 資訊科學與工程研究所 | zh_TW |
顯示於類別: | 畢業論文 |