Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 楊玉琪 | en_US |
dc.contributor.author | YANG, YU-QI | en_US |
dc.contributor.author | 葉清發 | en_US |
dc.contributor.author | 謝太炯 | en_US |
dc.contributor.author | YE, QING-FA | en_US |
dc.contributor.author | XIE, TAI-JIONG | en_US |
dc.date.accessioned | 2014-12-12T02:09:24Z | - |
dc.date.available | 2014-12-12T02:09:24Z | - |
dc.date.issued | 1991 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT802429017 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/56017 | - |
dc.description.abstract | 本研究為因應未來液晶顯示器及三度空間積體電路的需要,首度以固相成長及液相 沉積閘極氧化層的方法,低溫(小於 625℃)完成研製複晶矽薄膜電晶體。由拉曼 光譜顯示得知低壓化學氣相沉積的非晶矽膜,經由矽離子佈植及 600℃,48小時固 相成長後,所形成的複晶矽層是較佳材質。與使用閘極熱氧化層的高溫(1000℃) 製程複晶矽薄膜電晶體相比較。低溫製造的複晶矽薄膜電晶體(通道長、寬分別為 10及200 微米)在汲極電壓 5V 時,開關電流比為106 ;汲極電壓0.1 V 時,載 子移動率為15 cm□/V.s;臨界電壓 5.6 V;次臨界值為1.6 V/decade,表現足以 當作液晶顯示器畫素電晶體。若再經由電漿氧化處理可減少缺陷,並可獲得較佳特 性。本研究還發現載子移動率與通道長度有密切依存關係。漏電流機制可藉由熱放 射及捕捉能態而穿隧來解釋。 | zh_TW |
dc.language.iso | en_US | en_US |
dc.subject | 複晶矽薄膜電晶體 | zh_TW |
dc.subject | 載子移動率 | zh_TW |
dc.title | 低溫製程製作的複晶矽薄膜電晶體之研究 | zh_TW |
dc.title | The investigation of polycrystalline silicon thin-film transistors fabricated by low-temperature process | en_US |
dc.type | Thesis | en_US |
dc.contributor.department | 電子物理系所 | zh_TW |
Appears in Collections: | Thesis |