標題: | Study on Vector-Sum Excited Linear Predictive Speech Coding: Realtime Implementation |
作者: | 廖志明 Liao, Zhi-Ming 林大衛 Lin, Dai-Wei 電子研究所 |
關鍵字: | 電子工程;16位元固點式訊號處理器;ELECTRONIC-ENGINEERING;VSELP |
公開日期: | 1995 |
摘要: | 在此論文中,我們的主要目的在於完成向量和激發線性預測語音編碼(VSELP)之演 算法的真時實現(realtime implementation),此一演算法已經被選為北美數位式 行動電話的標準(IS-54╱136)。我們選擇了德州儀器公司所生產的第五代16位元固 點式訊號處理器(TMS320C50 fixed-point DSP)來實現VSELP演算法。在以下的論文 中我們除了描述VSELP的演算法外,也整理出有那些訊號處理器的特性是適合作為真 時實現的,此外,我們敘述如何一步步的將演算法實現於訊號處理器上,在實現的過 程中所可能面臨的問題及實現結果,在此論文中都會加以討論。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT844430013 http://hdl.handle.net/11536/61253 |
Appears in Collections: | Thesis |