Full metadata record
DC FieldValueLanguage
dc.contributor.author余正亮en_US
dc.contributor.author陳巍仁en_US
dc.date.accessioned2014-12-12T02:19:17Z-
dc.date.available2014-12-12T02:19:17Z-
dc.date.issued2005en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009167504en_US
dc.identifier.urihttp://hdl.handle.net/11536/63301-
dc.description.abstract隨著製程技術的進步,超大型積體電路系統可以用更小的晶片面積達到更高的運算速度。在現行的通訊系統中,訊號將先透過一個類比數位轉換器將接收到的類比訊號量化,以供後級的數位電路執行更複雜的訊號處理;為提昇整體系統之性能,類比數位轉換器往往和龐大的數位訊號處理系統整合在單一顆晶片上。 伴隨著電晶體尺寸的縮小,系統晶片的供應電壓也隨之下降。因此,低電壓類比數位轉換器將伴演愈形重要的角色。 本論文中的主要目標為設計一個操作在1.8V DC之下、10位元、每秒200百萬次取樣導管式類比數位轉換器。其採用每級1.5-bit解析度的架構,以提高整體類比數位轉換器的運算速度。同時結合數位校正技術以增加比較器的偏移電壓容忍度,而不須要前級預先放大器,進而節省功率的耗費。為了因應低電源電壓的操作,本設計利用升壓技術(bootstrapping technique)以控制取樣開關,進而減低因低電壓操作時對取樣保持電路線性度的影響。 整個類比數位轉換器原型晶片以TSMC 0.18μm CMOS製程製作,晶片面積為3.2mm2;當輸入為1.6Vpp的差動訊號且在200MHz的轉換速度(conversion rate)之下,此類比數位轉換器達到65dB訊號雜訊動態範圍(SNDR),微分型非線性誤差(DNL)和積分型非線性誤差(INL)小於0.2LSB, 0.2LSB,其電源供應為1.8V的單電 壓,功率消耗為150mW。zh_TW
dc.language.isoen_USen_US
dc.subject類比數位轉換器zh_TW
dc.subjectA/D Converteren_US
dc.title可校準式1.8 V 10 Bit 200MS/s 類比數位轉換器zh_TW
dc.titleA 1.8 V 10-Bit 200MS/s Calibrated A/D Converteren_US
dc.typeThesisen_US
dc.contributor.department電機學院電子與光電學程zh_TW
Appears in Collections:Thesis