標題: 以效能為導向之輸入輸出緩衝器區塊與核心單元擺置的覆晶式設計
Performance Driven I/O Buffer Block Planning with Core Placement in Flip-Chip Design
作者: 張加易
Chia-Yi Chang
陳宏明
Hung-Ming Chen
電子研究所
關鍵字: 擺置;覆晶式;輸入輸出緩衝器;placement;flip-chip;I/O buffer;area array I/O
公開日期: 2004
摘要: 隨著製程的進步,越來越多的電路可以整合進去單一的晶片裡面,這同時也代表在現今的設計裡面需要越來越多的輸出輸入單元。覆晶式設計跟傳統的週遭式焊接線設計相比,它更適合需要大量輸出輸入的設計,在這篇論文裡面我們提出了一個覆晶式設計的輸入輸出緩衝器區塊與核心單元擺置的演算法,他針對面積、接線長度、信號的不對稱做優化,這各演算法可以銜接既有的擺置方法,將原來的擺置做成覆晶式的設計,實驗數據顯示我們的方法跟傳統週遭式焊接線設計有更好的效能,特別是在擁有更多的輸出輸入單元的設計上。
URI: http://140.113.39.130/cdrfb3/record/nctu/#GT009211642
http://hdl.handle.net/11536/67201
Appears in Collections:Thesis


Files in This Item:

  1. 164201.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.