完整後設資料紀錄
DC 欄位語言
dc.contributor.author張加易en_US
dc.contributor.authorChia-Yi Changen_US
dc.contributor.author陳宏明en_US
dc.contributor.authorHung-Ming Chenen_US
dc.date.accessioned2014-12-12T02:25:34Z-
dc.date.available2014-12-12T02:25:34Z-
dc.date.issued2004en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009211642en_US
dc.identifier.urihttp://hdl.handle.net/11536/67201-
dc.description.abstract隨著製程的進步,越來越多的電路可以整合進去單一的晶片裡面,這同時也代表在現今的設計裡面需要越來越多的輸出輸入單元。覆晶式設計跟傳統的週遭式焊接線設計相比,它更適合需要大量輸出輸入的設計,在這篇論文裡面我們提出了一個覆晶式設計的輸入輸出緩衝器區塊與核心單元擺置的演算法,他針對面積、接線長度、信號的不對稱做優化,這各演算法可以銜接既有的擺置方法,將原來的擺置做成覆晶式的設計,實驗數據顯示我們的方法跟傳統週遭式焊接線設計有更好的效能,特別是在擁有更多的輸出輸入單元的設計上。zh_TW
dc.language.isoen_USen_US
dc.subject擺置zh_TW
dc.subject覆晶式zh_TW
dc.subject輸入輸出緩衝器zh_TW
dc.subjectplacementen_US
dc.subjectflip-chipen_US
dc.subjectI/O bufferen_US
dc.subjectarea array I/Oen_US
dc.title以效能為導向之輸入輸出緩衝器區塊與核心單元擺置的覆晶式設計zh_TW
dc.titlePerformance Driven I/O Buffer Block Planning with Core Placement in Flip-Chip Designen_US
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 164201.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。