標題: 應用於無線個人通訊低功率分時帶通和差調變類比數位換器
A Low Power Time Interleaved Band-pass Sigma Delta A/D Converter for Wireless Personal Communication
作者: 陳育聖
Yu-Sheng Chen
董蘭榮
Lan-Rong Dung
電控工程研究所
關鍵字: 和差調變器;帶通類比數位轉換器;分時系統;sigma delta;bandpass ADC;time interleaved
公開日期: 2004
摘要: 帶通類比數位轉換器對電容的誤差以及高速度的處理上,面臨著對誤差極為靈敏,以及功率消耗極高的問題。因此我們採用了分時系統 (Time Interleaved System) 並且搭配上合成雜訊轉移函式 (NTF Synthesis) ,利用四個低通的三角積分 (ΔΣ) 類比數位轉換器合成一帶通類比數位轉換器。利用四個ADC的channel分時操作,每個一個ADC通道僅須操作在四分之一的帶通類比數位轉換器的工作頻率,如此一來除了可大幅降低ADC的功率消耗,延長電池的使用時間。此外,由於每一個ADC channel為一個single loop low-pass sigma delta ADC,此架構之ADC對於電容的不匹配,及OP DC gain的要求較為寬鬆不靈敏,因此我們亦可在設計電路上得到附加的好處,以及避免掉非理想效應及製程飄移所帶來的問題,以達到所求之解析度。
The thesis proposes a low power four path time-interlaeved sigma-delta modulator with switched-opamp technique for personal wireless communication applications, such as the GSM system. In this thesis, we design a time interleaved bandpass sigma delta modulator by using four channels with lowpass sigma delta modulator, and implement by TSMC.18 μm 1P6M CMOS models. And, to avoid gain and offset mismatch produce by each channel, additional reference channel calibrated the errors by off-chip digital calibration technique described in section 3.3. We implement the bnadpass A/D converter by low power technique and we overcome the non-ideal effect by off-chip calibration.
URI: http://140.113.39.130/cdrfb3/record/nctu/#GT009212598
http://hdl.handle.net/11536/68923
顯示於類別:畢業論文


文件中的檔案:

  1. 259801.pdf
  2. 259802.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。