完整後設資料紀錄
DC 欄位語言
dc.contributor.author李建興en_US
dc.contributor.authorChien-Hsing Leeen_US
dc.contributor.author林大衛en_US
dc.contributor.authorDavid W. Linen_US
dc.date.accessioned2014-12-12T02:44:21Z-
dc.date.available2014-12-12T02:44:21Z-
dc.date.issued2003en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT008867513en_US
dc.identifier.urihttp://hdl.handle.net/11536/75890-
dc.description.abstract數位訊號處理器是個可編程以完成達到不同功能性的有用工具。我們想要改進一個已實現於數位訊號處理器上的無線通道模擬器。其工作平台係使用桌上型電腦為主控中心,加插一塊Innovative Integration 公司的Quatro6x DSP板,該DSP板共裝置四顆德州儀器公司出品的TMS320C6x數位訊號處理器。此模擬系統主要是利用其中三顆加以實現,分別為:一顆依據3GPP WCDMA上行傳輸之規格的調變器,一顆幾種不同通道的模擬器,及一顆接收濾波器。然而,有三個問題尚待釐清解決。第一,這三顆DSP程式在這個工作平臺上執行需按特定順序,難以同時啟動。第二,各訊號處理元件均可達到即時速度,但卻在其連接後的多處理器系統上變慢。第三,由於只有浮點格式的基本數學函數庫可用,通道係數尚未完全使用定點方式產生。在本篇論文中,我們改進這三個問題。首先,我們將工作平台更新到特定版本組合的一個新平台,解決了啟動的問題。然後,我們提出一個應用雙緩衝(double buffering)技巧的管線化(pipelining)架構,改善了速度的問題。此外,我們運用CORDIC演算法,以定點算術運算四個基本數學函數,避免了浮點的問題。總之,我們找出在多數位訊號處理器平台上順利進行高效率無線通道模擬的一些方法,然而,WCDMA的詳盡探討並非本文所涉及。zh_TW
dc.language.isoen_USen_US
dc.subject數位訊號處理器zh_TW
dc.subject多處理器zh_TW
dc.subject通道模擬zh_TW
dc.subject雙緩衝zh_TW
dc.subject管線化zh_TW
dc.subject數位座標旋轉zh_TW
dc.subjectDSPen_US
dc.subjectmultiprocessoren_US
dc.subjectchannel simulationen_US
dc.subjectdouble bufferingen_US
dc.subjectpipeliningen_US
dc.subjectCORDICen_US
dc.title在多數位訊號處理器系統上進行高效率無線通道模擬之研討zh_TW
dc.titleResearch in Efficient Wireless Channel Simulation on Multi-DSP Platformen_US
dc.typeThesisen_US
dc.contributor.department電機學院電子與光電學程zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 751301.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。