完整後設資料紀錄
DC 欄位語言
dc.contributor.author林秀玟en_US
dc.contributor.authorHsiu-Wen Linen_US
dc.contributor.author黃威en_US
dc.contributor.authorWei Hwangen_US
dc.date.accessioned2014-12-12T03:00:51Z-
dc.date.available2014-12-12T03:00:51Z-
dc.date.issued2006en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009367501en_US
dc.identifier.urihttp://hdl.handle.net/11536/80063-
dc.description.abstract本論文的核心在於提出了一個新的介面電路設計:僅使用耐一倍電源電壓的薄閘極厚度元件來實現輸出達兩倍電源電壓,並容許高於三倍電源電壓訊號輸入的輸出輸入介面電路。本設計主要的挑戰在於元件閘極氧化層間的過壓問題和電路在穩態操作下的漏電流,以及電路整體的速度表現。故在輸出級提出了三個新的電路區塊來解決這些問題。可包括動態偏壓電路,閘極電壓保護電路以及浮動N型井偏壓電路。輸入級具有可將輸入門檻電壓設計於1/2輸出電壓的設計並與輸出級共用動態偏壓電路。此僅以薄閘極厚度元件實現之輸出輸入介面電路已經成功的以65奈米元件模型驗證其閘極氧化層的可靠度與各項操作功能。在“PAD”端負載30pF且“C”端負載0.1pF並在最差的模擬條件下,此電路的傳送輸出速度高達500MHz且接收訊號的速度達300MHz。zh_TW
dc.language.isoen_USen_US
dc.subject單閘極zh_TW
dc.subject輸出輸入電路zh_TW
dc.subjectsingle gate oxideen_US
dc.subjectI/O bufferen_US
dc.title以1.95奈米閘極厚度之65奈米互補式金屬氧化半導體元件實現之具可靠度及容許高壓輸入之雙電源輸出輸入介面電路設計zh_TW
dc.titleA Reliable Dual Supply Single Gate Oxide I/O Driver with High Voltage Tolerant Input Feature Built in a 1.95nm Tox, 65nm CMOS Technologyen_US
dc.typeThesisen_US
dc.contributor.department電機學院電子與光電學程zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 750101.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。