完整後設資料紀錄
DC 欄位語言
dc.contributor.author李婉毓en_US
dc.contributor.authorWan-Yu Leeen_US
dc.contributor.author江蕙如en_US
dc.contributor.authorIris Hui-Ru Jiangen_US
dc.date.accessioned2014-12-12T03:03:04Z-
dc.date.available2014-12-12T03:03:04Z-
dc.date.issued2006en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009411682en_US
dc.identifier.urihttp://hdl.handle.net/11536/80596-
dc.description.abstract隨著製程之進步,晶片上的核心數目與核心間的資料傳輸量急遽增加。傳統使用共享匯流排做為核心間的連接方式功效不彰。應用網路連接核心的單晶片網路因能大幅提升傳輸效率,是近年新興又熱門的研究領域。單晶片網路的效能可由功率、速度、面積這三方面來評估。功率及速度由網路拓樸及其所使用的路由器數目決定;面積則是與佈局有關。不同於以往,本論文提出新的單晶片網路設計流程-先完成與效能密切相關的拓樸設計而後再做佈局規劃,並且突破前人使用複雜而耗時的演算法的缺點。實驗結果證實,本論文中所產生的網路拓樸保證符合路由器數目的限制,並且保證決不會造成資料傳輸的交互等待因而引發系統停滯。更甚者,在使用與前人一樣甚至更少的路由器數目,並保有前兩項特點之下,仍能達成低功耗的目地。zh_TW
dc.language.isozh_TWen_US
dc.subject低功率zh_TW
dc.subject單晶片網路zh_TW
dc.subject拓樸zh_TW
dc.subject佈局zh_TW
dc.subjectLow Poweren_US
dc.subjectNetwork-on-Chipen_US
dc.subjectTopologyen_US
dc.subjectFloorplanen_US
dc.title低功率單晶片網路之拓樸與佈局規劃zh_TW
dc.titleTopology Generation and Floorplanning for Low Power Application-Specific Network-on-Chipsen_US
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 168201.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。