完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 蔡嘉明 | en_US |
dc.contributor.author | Tsai Chia-Ming | en_US |
dc.date.accessioned | 2014-12-13T10:29:40Z | - |
dc.date.available | 2014-12-13T10:29:40Z | - |
dc.date.issued | 2006 | en_US |
dc.identifier.govdoc | NSC95-2221-E009-329 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/89506 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=1309706&docId=242042 | en_US |
dc.description.abstract | 本子計畫將針對160Gbps 的超高速乙太網路系統應用,以CMOS 或是BiCMOS 製程技術開發其光接收端最關鍵的類比前端積體電路,包含轉阻放大器、可變增益 放大器、以及可提供各種補償功能的等化器設計等等,此類比前端積體電路之性能 乃是整個光纖網路系統性能的重要瓶頸。有別於傳統採用單一通道與二位準光訊號 傳輸方式,本計畫將採用多通道並結合多位準光訊號傳輸方式,以求能於有限的通 道頻寬內獲得最大的資料傳輸量。此外,研究群將發展最佳化的等化器設計技術來 補償因雷射二極體與檢光二極體等光電元件頻寬不足所造成的限制。面對採用奈米 級CMOS 製程所將遭遇到的諸多非理想效應,研究群將開發新的技術,包括新的電 路架構以及新的被動元件設計等等,以改善包括頻寬、雜訊、線性度、動態範圍、 功率消耗以及各種形式的失真所引發的問題。 配合其他相關子計畫的技術開發,包括光電元件、光電元件整合平台、靜電放 電防護電路、光發射驅動控制電路、以及接收機設計等等,將可實現更為完整的技 術藍圖,並達成系統整合的目的。 | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 光接收器 | zh_TW |
dc.subject | 類比積體電路 | zh_TW |
dc.subject | 轉阻放大器 | zh_TW |
dc.subject | 可變增益放大器 | zh_TW |
dc.subject | 等化器 | zh_TW |
dc.title | 用於儲存與區域網路之160Gbps乙太網路光電技術開發---子計畫二:160Gbps乙太網路之光接收類比前級積體電路設計(I) | zh_TW |
dc.title | Analog Front-End Integrated Circuits for 160Gbps Ethernet Optical Receiver Applications(I) | en_US |
dc.type | Plan | en_US |
dc.contributor.department | 交通大學電子工程系 | zh_TW |
顯示於類別: | 研究計畫 |