完整後設資料紀錄
DC 欄位語言
dc.contributor.author柯明道en_US
dc.contributor.authorKER MING-DOUen_US
dc.date.accessioned2014-12-13T10:36:18Z-
dc.date.available2014-12-13T10:36:18Z-
dc.date.issued2000en_US
dc.identifier.govdocNSC89-2215-E009-103zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/93852-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=583886&docId=109706en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title深次微米互補式金氧半製程技術下之混合電壓輸出入界面電路與靜電放電防護電路的設計zh_TW
dc.titleDesign of Mixed-Voltage I/O Interface Circuits and On-Chip ESD Protection Circuits in Sub-Quarter-Micron CMOS IC'sen_US
dc.typePlanen_US
dc.contributor.department國立交通大學電子工程學系zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 892215E009103.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。