完整後設資料紀錄
DC 欄位語言
dc.contributor.author林清安en_US
dc.contributor.authorLIN CHING-ANen_US
dc.date.accessioned2014-12-13T10:37:35Z-
dc.date.available2014-12-13T10:37:35Z-
dc.date.issued2001en_US
dc.identifier.govdocNSC90-2215-E009-055zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/94743-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=665658&docId=126362en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.subject電路模式zh_TW
dc.subject平衡實現zh_TW
dc.subject電路連接zh_TW
dc.subject積體電路設計zh_TW
dc.subjectCircuit modelen_US
dc.subjectBalanced realizationen_US
dc.subjectCircuit connectionen_US
dc.subjectIntegrated circuit designen_US
dc.title電路中間聯結的模式簡化:基於平衡實現的方法zh_TW
dc.titleCircuit Interconnect Model Reduction : A Balanced Realization Based Approachen_US
dc.typePlanen_US
dc.contributor.department交通大學電機與控制工程系zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 902215E009055.pdf
  2. 902215E009055.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。