Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 魏哲和 | en_US |
dc.date.accessioned | 2014-12-13T10:40:07Z | - |
dc.date.available | 2014-12-13T10:40:07Z | - |
dc.date.issued | 1994 | en_US |
dc.identifier.govdoc | NSC83-0404-E009-060 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/97170 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=77898&docId=11783 | en_US |
dc.description.abstract | 本計畫對數位傳輸及儲存系統的信號處理 技術及錯誤訂正碼進行研究.在傳輸系統方面 將針對無線電汽車電話及個人通訊系統之等化 及檢測方法□同步及時序回復方法提出適於以 VLSI設計的法則□架構.在數位儲存系統(如錄音 機□數位錄放影機□磁碟機)的研究方面將先 進行計算機模擬軟體的建立,它將包含調變碼 □錯誤訂正編碼□非線性通道模擬□等化□及 解碼等方塊.對高密度的儲存系統,我們將使用第四類部分響應的基頻信號編碼,並研究比較 各種檢測方法.在信號處理方面,我們將非線性 等化器與時序回復電路的設計一併考慮.對於 錯誤訂正碼解碼器設計我們亦將進一步改進新 型步階式解碼器設計,使其適合以超大型積體 電路製作瑞德-索羅門碼解碼器. | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 數位傳輸 | zh_TW |
dc.subject | 儲存系統 | zh_TW |
dc.subject | 等化器 | zh_TW |
dc.subject | 錯誤訂正碼 | zh_TW |
dc.subject | Digital transmission | en_US |
dc.subject | Storage system | en_US |
dc.subject | Equalizer | en_US |
dc.subject | Error-correction coding | en_US |
dc.title | 數位傳輸/儲存系統之編碼及信號處理技術 | zh_TW |
dc.title | Development of Coding and Signal Processing Technique for Modern Digital Transmission/Storage Systems(II) | en_US |
dc.type | Plan | en_US |
dc.contributor.department | 國立交通大學電子工程研究所 | zh_TW |
Appears in Collections: | Research Plans |