完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 王國禎 | en_US |
dc.contributor.author | WANG KUO-CHEN | en_US |
dc.date.accessioned | 2014-12-13T10:40:47Z | - |
dc.date.available | 2014-12-13T10:40:47Z | - |
dc.date.issued | 1993 | en_US |
dc.identifier.govdoc | NSC82-0404-E009-391 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/97801 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=68902&docId=10214 | en_US |
dc.description.abstract | 本計畫的主要目的是建立一個整合診斷與 結構重組架構(Integrated diagnosis and reconfiguration framework),以統合大面積超大型積體電路(Large area VLSI)及圓片級積體電路(Wafer scaleintegration WSI)所面對的診斷與結構重組問題.傳統上,診斷 程序與結構重組程序是分別進行的,那就是說, 一個電路先經過診斷以找出全部故障元件所在 位置,然後利用結構重組方式,以備用元件取代 故障元件(即備用法),或在無備用元件下找出最 大的可用結構(即降級法).經初步分析顯示,上 述兩種程序如果加以密切配合,充分利用彼此 之初步所得資訊,以進一步施行診斷與結構重 組,則可縮短診斷時間及提高結構重組成功機 率與時效.整合診斷與結構重組即源於此構想, 期充份結合上述兩程序,使彼此相互為用,在有 了初步的診斷資訊(不需測畢全部元件),即可根 據實際需求進行結構重組.若結構重組結果不 能滿足需求,則將此結構重組程序所得的初步資訊傳回診斷程序,以引導其選定適當的診斷 順序及終止診斷時機.透過此兩種程序交互運 作及彼此交換資訊,診斷與結構重組的累積執 行時間(或成本),可經由此最佳化的整合程序減 至最少的程度.本研究將以陣列結構為研究對 象,並尋求推廣應用至其它的平行結構上.本研 究可以促進大面積超大型積體電路及圓片級積 體電路之生產成本降低與產量提升,從而達成 這類電路實用化及普及化的目標. | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 結構重組 | zh_TW |
dc.subject | 大面積超大型積體電路 | zh_TW |
dc.subject | 圓片級積體電路 | zh_TW |
dc.subject | 平行結構 | zh_TW |
dc.subject | 產量提升 | zh_TW |
dc.subject | 診斷 | zh_TW |
dc.subject | Reconfiguration | en_US |
dc.subject | Large area VLSI | en_US |
dc.subject | WSI | en_US |
dc.subject | Parallel architecture | en_US |
dc.subject | Yieldenhancement | en_US |
dc.subject | Diagnosis | en_US |
dc.title | 大面積超大型積體電路平行結構之整合珍斷與結構重組程序 | zh_TW |
dc.type | Plan | en_US |
dc.contributor.department | 交通大學資訊科學研究所 | zh_TW |
顯示於類別: | 研究計畫 |