瀏覽 的方式: 作者 蔡淳仁

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 21 到 40 筆資料,總共 70 筆 < 上一頁   下一頁 >
公開日期標題作者
2005動態精細分工異質雙核心排程器的設計與分析李國丞; Kuo-Cheng Lee; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2016單晶片Java執行環境啟動電路設計林政儒; 蔡淳仁; Lin, Cheng-Ju; Tsai, Chun-Jen; 資訊科學與工程研究所
2016四核心Java處理器的架構改進陳政揚; 蔡淳仁; Chen, Cheng-Yang; Tsai, Chun-Jen; 資訊科學與工程研究所
2014國立交通大學資訊工程學系蔡淳仁教師升等送審著作論文集蔡淳仁
2014在FPGA上實作H.264 Baseline硬體解碼電路林緯明; Lin, Wei-Ming; 蔡淳仁; Tsai, Chun-Jen; 資訊科學與工程研究所
2013在Java處理器上字串操作之效能分析與優化許嘉哲; Hsu, Chia-Che; 蔡淳仁; Tsai, Chun-Jen; 資訊科學與工程研究所
2011在PAC平台利用軟體線程加速H.264視訊解碼周哲賢; Chou, Che-Hsien; 蔡淳仁; 資訊科學與工程研究所
2013在多核心嵌入式平台使用平行處理加速H.264視訊解碼陳彥廷; Chen, Yan-Ting; 蔡淳仁; Tsai Chun-Jen; 資訊科學與工程研究所
2008在異質雙核心平台上設計與分析動態分工的串流播放器廖珮晴; Liao, Pei-Ching; 蔡淳仁; Tsai, Chun-Jen; 資訊科學與工程研究所
2007在異質雙核心平台上設計與分析動態分工的視訊解碼器沈宗範; Tsung-Fan Shen; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2005在異質雙核心處理器平台上研究實作DSP排程器及動態精細分工的H.264編碼器蘇郁淵; Yu-Yuan Su; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2004在雙核心平台上進行H.264視訊壓縮的最佳化邱正男; Cheng-Nan Chiu; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2005基於MPEG標準之多媒體通訊與串流整合平台及其應用(III)-子計畫三:MPEG多媒體傳輸機制及通訊協定在嵌入式行動平台上的分析設計(III)蔡淳仁; TSAI CHUN-JEN; 國立交通大學資訊工程學系(所)
2003基於MPEG標準之多媒體通訊與串流整合平台及其應用---子計畫III:MPEG多媒體傳輸網路機制、協定及模擬測試環境的分析設計(I)蔡淳仁; TSAI CHUN-JEN; 國立交通大學資訊工程學系
2004基於MPEG標準之多媒體通訊與串流整合平台及其應用---子計畫三:MPEG多媒體傳輸機制及通訊協定在嵌入式行動平台上的分析設計(II)蔡淳仁; TSAI CHUN-JEN; 國立交通大學資訊工程學系
2005基於人類視覺系統特性之視訊編碼張文潔; Wen-Chieh Chang; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2013多執行緒Java處理器設計吳宗漢; Wu, Tsung-Han; 蔡淳仁; Tsai, Chun-Jen; 資訊科學與工程研究所
2012多執行緒Java處理器設計蘇宏成; Su, Hung-Cheng; 蔡淳仁; 資訊科學與工程研究所
2002多媒體資料流傳輸系統的強韌性及流量控制機制設計嚴梓鴻; Tz-Hung Yan; 蔡淳仁; Chun-Jen Tsai; 資訊科學與工程研究所
2014多核心 Java 應用處理器設計蔡淳仁; TSAI CHUN-JEN; 國立交通大學資訊工程學系(所)