完整後設資料紀錄
DC 欄位語言
dc.contributor.author孫國才en_US
dc.contributor.authorSun, Guo-Caien_US
dc.contributor.author賈玉輝en_US
dc.contributor.authorJia, Yu-Huien_US
dc.date.accessioned2014-12-12T02:01:24Z-
dc.date.available2014-12-12T02:01:24Z-
dc.date.issued1979en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT684394010en_US
dc.identifier.urihttp://hdl.handle.net/11536/51115-
dc.description.abstract數位邏輯模擬是目前數位系統設計自動化中威力最大的工具之一。這篇論文旨在研討 如何設計一個三值精確遲延模式之數位邏輯模擬系統。文中首先討論如何模擬電路, 它將閘的作用分為二部份,一為計算其值,二為加入遲延,並求其造成之影響。後者 可分為四部份:一是去除空狀態轉換;二是加入暫態轉換;三是加上遲延;四是定時 之分析。其次本文建立了三值精確遲延模式之定時分析方法,且對高阻抗輸出之閘, 線連情況,零遲延下之振盪測知與去除等,皆有完整之探討。zh_TW
dc.language.isozh_TWen_US
dc.subject三值精確遲延zh_TW
dc.subject數位邏輯模擬系統zh_TW
dc.subject資訊zh_TW
dc.subject電腦zh_TW
dc.subject電腦科學zh_TW
dc.subjectINFORMATIONen_US
dc.subjectCOMPUTERen_US
dc.subjectINFORAMTIONen_US
dc.subjectCOMPUTER-SCIENCEen_US
dc.title三值精確遲延之數位邏輯模擬系統之設計zh_TW
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
顯示於類別:畢業論文