完整後設資料紀錄
DC 欄位語言
dc.contributor.author孫光天en_US
dc.contributor.authorSUN, GUANG-TIANen_US
dc.contributor.author傅心家en_US
dc.contributor.authorFU, XIN-JIAen_US
dc.date.accessioned2014-12-12T02:04:14Z-
dc.date.available2014-12-12T02:04:14Z-
dc.date.issued1986en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT752241013en_US
dc.identifier.urihttp://hdl.handle.net/11536/52829-
dc.description.abstract本篇論文,主要在設計一個能彈性組合的非同步陣列處理機(Asynchronous Array P -rocessor )能藉著組合成多種結構,以及管線操作(pipelining)而達成多種高效 益的計算系統。本處理機,為一個64位元的浮點運算器,對於乘法器的設計,採用 了布氏(Booth )演繹法,做數次迴圈累加,以簡化計算單元的硬體線路。對於處理 機間連線的設計,則擷取了平行演繹法中廣播(broadacst )和局部(local )兩大 特性,在每個處理機上設計了32位元的平行資料埠(parallel data port)和四組 串聯資料埠(serial data port),以善資料傳送的瓶頸,並可做多種不同系統的組 合使用,在特殊用途的領域中,有一寬廣的運用範圍。其內部指令的設計,採用了巨 集指令方式,對應到微指令程式中執行,簡化了硬體控制上的複雜度。最後,我們選 擇了矩陣乘法和快速傳立葉轉換式(FFT )兩演繹法做模擬,其矩陣模擬的結果,效 能超過VAX 11╱780的100倍,鼓舞了我們做更進一步的研究。zh_TW
dc.language.isozh_TWen_US
dc.subject非同步陣列處理機zh_TW
dc.subject管線操作zh_TW
dc.subject浮點運算器zh_TW
dc.subject布氏演繹法zh_TW
dc.subject平行資料埠zh_TW
dc.subject串聯資料埠zh_TW
dc.subject矩陣乘法zh_TW
dc.subject快速傅立葉轉換zh_TW
dc.subjectASYNCHRONOUS-ARRAY-PROCESSORen_US
dc.subjectPIPELININGen_US
dc.subjectBOOTHen_US
dc.subjectPARALLEL-DATA-PORTen_US
dc.subjectSERIAL-DATA-PORTen_US
dc.subjectFFTen_US
dc.title一個非同步陣列處理機的設計zh_TW
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
顯示於類別:畢業論文