Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 張勝忠 | en_US |
dc.contributor.author | ZHANG, SHENG-ZHONG | en_US |
dc.contributor.author | 徐力行 | en_US |
dc.contributor.author | XU, LI-XING | en_US |
dc.date.accessioned | 2014-12-12T02:04:21Z | - |
dc.date.available | 2014-12-12T02:04:21Z | - |
dc.date.issued | 1986 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT752241042 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/52861 | - |
dc.description.abstract | 這篇論文將介紹一個閘矩陣自動佈局系統(ALS-UGMA)。不同於以前的interval gr- aph 模式,此系統使用具有結構特性的netlist 和realization matrix模式,另外我 們將利用一些例子來介紹我們的演算法。 大型的閘矩陣通常相當地稀疏,因此直接地使用閘矩陣將導致連線面積的浪費,而對 邏輯函數卻毫無貢獻,且將降低動入效率及產量。 摺疊(folding )是利用閘矩陣稀疏特性來減少佈局所需面積的一種技術,我們發展 了一種閘矩陣摺疊方式,此方式是根據閘矩陣的intersection graph來決定如何摺疊 之。由實驗結果顯示,此方式非常地有效率,因為佈局面積被減少了許多,而且仍維 持著矩形的外觀。平均而言,我們減少了15%的佈局面積。 最後我們在VAX-11╱780UNIX操作系統上利用C 語言製作了一個實驗系統,此系 統利用閘矩陣佈局方式和CMOS單金屬技術來產生位元模組的佈局。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 閘矩陣 | zh_TW |
dc.subject | 自動佈局系統 | zh_TW |
dc.subject | 摺疊 | zh_TW |
dc.subject | 佈局 | zh_TW |
dc.subject | C 語言 | zh_TW |
dc.subject | ALS-UGMA | en_US |
dc.subject | FOLDING | en_US |
dc.subject | INTERSECTION-GRAPH | en_US |
dc.subject | NETLIST | en_US |
dc.subject | REALIZATION-MATRIX | en_US |
dc.title | 閘矩陣摺疊 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 資訊科學與工程研究所 | zh_TW |
Appears in Collections: | Thesis |