完整後設資料紀錄
DC 欄位語言
dc.contributor.author廖述俊en_US
dc.contributor.authorLIAO, SHU-JUNen_US
dc.contributor.author李崇仁en_US
dc.contributor.author沈文仁en_US
dc.contributor.authorLI, CHONG-RENen_US
dc.contributor.authorSHEN, WEN-RENen_US
dc.date.accessioned2014-12-12T02:05:53Z-
dc.date.available2014-12-12T02:05:53Z-
dc.date.issued1988en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT772430075en_US
dc.identifier.urihttp://hdl.handle.net/11536/53945-
dc.description.abstract近年來大家對於組合電路中永久故障的測試所做的研究已趨於完備,而隨著對品質和 效用的要求越來越高,大家開始把研究領域轉向組合電路中的延遲故障,本篇論文即 是針對組合電路的延遲故障研製了一個嚴格的測試圖樣產生器。 這個程式針對路徑延遲故障產生測試圖樣,所謂的路徑延遲故障是由於路徑的延遲超 過了電路的時序間隔而產生的延遲故障。要對路徑延遲故障產生測試圖樣,我們必須 在產生圖樣的過程中選擇最長的感應路徑。為了選擇這最長的路徑,我們定了一些路 徑長度資料在每個邏輯閘中,諸如每個邏輯閘的正常延遲、到電路輸入腳的最長延遲 等,另外我們還提出了一個名為FRONTIER的資料結構,它可以使延遲訊號經由最長的 路徑傳到電路輸出腳。有了以上工具,我們就可以選到最長的感應路徑而能對路徑延 遲故障產生最有效的測試圖樣。 前面提到,我們所產生的測試圖樣是嚴格的,一組嚴格的測試圖樣可以測試到所欲測 試的路徑延遲故障而不受到其他路徑延遲的影響。要使測試圖樣是嚴格的,我們要讓 感應路徑上所有的值都是穩定的,而且不讓其他路徑的延遲影響到感應路徑上訊號的 傳輸。為此,我們提出了一個七個值的邏輯系統,而由我們所定義的運算就可以達到 上述目的。除此之外,這個邏輯系統還可以減少產生測試圖樣時的尋找空間並可以提 高它的速度。 這個程式對五個在測試方面常用的標準電路的每一個延遲故障產生測試圖樣,並由一 個簡單的方法驗證知道這些測試圖樣都是正確而且嚴格的,程式是由C 語言寫成並建 立在SUN╱110 工作站,UNIX作業系統上。zh_TW
dc.language.isozh_TWen_US
dc.subject延遲故障zh_TW
dc.subject故障zh_TW
dc.subject測試zh_TW
dc.subject測試圖樣產生器zh_TW
dc.title對延遲故障的嚴格測試圖樣產生器zh_TW
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文