標題: 省電型CMOS單晶高壓產生器
A power-efficient CMOS on-chip high voltage generator
作者: 陳擺洲
Chen, Yue-Zhou
吳介琮
Wu, Jie-Cong
電子研究所
關鍵字: CMOS單晶;產生器;電子工程;高壓產生器;ELECTRONIC-ENGINEERING;High Voltage Generator
公開日期: 1993
摘要: 可攜式混合訊號系統之類比電路可以使用低電壓電源供應,藉以降低電路之功率消 耗,本論文提出一個電路架構,使類比電路可以在比2伏特更低的電壓供應環境下 正常運作。 低電壓類比電路須要特殊的訊號處理架構,使電路之功率消耗達到最低,該電路包 含全差動訊號路徑,其工作於兩個低電壓電源線中,其中之類比開關控制須要一個 單晶高壓產生器提供高壓訊號,而不外接另一個高壓電源,藉以保證類比開關正常 運作。 為了使類比開關正常運作,本論文提出一個單晶高壓產生器提供一個比晶片之電源 供應還要高的直流電壓源,以及一個時脈波形產生器用以控制類比開關,類比開關 須要高壓數位訊號,該高壓數位訊號之波形乃由時脈波形產生器提供,而時脈波形 產生器須要一個高壓電源供應,該高壓電源供應便由高壓產生器產生。 為了符合以上需求,本論文提出一個1.2 伏特低功率CMOS類比至數位轉換器之開關 控制與一個單晶壓產生器。
URI: http://140.113.39.130/cdrfb3/record/nctu/#NT824430005
http://hdl.handle.net/11536/58658
Appears in Collections:Thesis