完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 曾智謀 | en_US |
dc.contributor.author | Zeng, Zhi-Mou | en_US |
dc.contributor.author | 周景揚 | en_US |
dc.contributor.author | Zhou, Ying-Yang | en_US |
dc.date.accessioned | 2014-12-12T02:16:28Z | - |
dc.date.available | 2014-12-12T02:16:28Z | - |
dc.date.issued | 1995 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT844430011 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/61251 | - |
dc.description.abstract | 功率的消耗在超大型積體電路上日趨重要。有許多研究投入如何設計低功率電路,在 邏輯化簡時如何降低功率也是很重要。 在這論文中,我們針對二階邏輯電路提出一個降低功率的方法,因為功率消耗和輸入 信號的高態機率和轉換機率有關,所以一個小面積的布林邏輯可能會比大面積時消耗 更多的功率。我們在ESPRESSO演算法中加入一些方法降低功率旳經驗方法,這些方法 使用高態機率和轉換機率兩個參數,以這兩個參數來決定那一個變數相乘項先化簡、 如何選擇化簡的方向、判斷化簡是否有省功率、變數相乘項的選擇等等。如使用靜態 PLA或動態PLA來做設計,各可省11.68%和1.44%的功率;如使用一般邏輯匣,和 Simplify比,則省8.27%。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 電子工程 | zh_TW |
dc.subject | 二階邏輯電路 | zh_TW |
dc.subject | ESPRESSO演算法 | zh_TW |
dc.subject | 低功率 | zh_TW |
dc.subject | 邏輯最佳化 | zh_TW |
dc.subject | ELECTRONIC-ENGINEERING | en_US |
dc.subject | Low power | en_US |
dc.subject | logic minimization | en_US |
dc.subject | Two-level | en_US |
dc.title | 低功率二階邏輯最佳化 | zh_TW |
dc.title | Two-Level Logic Minimization for Low Power | en_US |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |