标题: 系统晶片之静电防护元件模拟、电路模型与参数最佳化之研究(III)
Modeling, Simulation and Optimization of ESD Protection Designs for SoC Era (III)
作者: 李义明
LI YIMING
交通大学电信工程系
公开日期: 2006
摘要: ESD 在晶片设计上扮演保护系统的重要角色,适当使用模拟技术与SPICE 模
型,有助于ESD 技术发展。晶片研发把设计分为‘核心’暨‘ESD 保护’电路,各
自完成再结合成系统;有效借助电脑模拟可减少结构实作、测试与条件之次数。SPICE
模型的建立有助于事前分析系统结合后稳定性以及探讨保护电路之被动暨杂散元件在
高频与类比晶片的影响。稳健数值模拟技术及具物理意义等效电路模型开发,成为
SOC ESD 设计工具使用上重要的课题之一。延续前两次计画研究方向与成果,本计
画致力于积体电路静电放电SPICE 模拟技术建立。规划暨所执行之阶段工作分为:
第一阶段:从事ESD 元件电特性模拟,用以掌握ESD 物理机制,建立元件层级分析
技术(执行期限8/93~7/94,已结案);
第二阶段:发展ESD 元件SPICE 模型,运用智慧型萃取技术进行参数萃取 (执行期
限8/94~7/95,执行中);以及
第三阶段:致力于积体电路静电放电SPICE 模拟雏型建立,将吾人建立的ESD 模型
并入SPICE 程式码,同时研究高频暨类比电路ESD 模拟的数值方法,建
立电路暨系统层级ESD 分析技术(本年度提案)。
ESD 等校电路模型代入电路模拟时需求解与时间有关的常微分方程组。由于多重
电压-电流的非线性特性及瞬间高电流路径的产生,因此SPICE 进行基本ESD 电性
模拟也极易遭受数值不收敛问题。本计画开发适用于系统晶片模组与电路设计使用之
SPICE ESD 分析技术。吾人从SPICE3 的程式原始码进行分析,找出可以并入ESD
模型的程式模组部分,将吾人所开发的模型实现于SPICE3 中,研究稳健的数值方法
并进行SPICE 电路模拟测试。同时测试高频与类比电路ESD 模拟时的准确性暨收
敛,计画期间将与园区厂商合作进行量测数据比对与参数准确性校估。计画研究之
ESD 模型及SPICE 模拟技术,预期对于SOC 模组、高频及类比电路设计的稳定性
相关应用有所助益。
官方说明文件#: NSC95-2221-E009-336
URI: http://hdl.handle.net/11536/89221
https://www.grb.gov.tw/search/planDetail?id=1309739&docId=242049
显示于类别:Research Plans