Skip navigation
瀏覽
學術出版
教師專書
期刊論文
會議論文
研究計畫
畢業論文
專利資料
技術報告
數位教材
開放式課程
專題作品
喀報
交大建築展
明竹
活動紀錄
圖書館週
研究攻略營
畢業典禮
開學典禮
數位典藏
楊英風數位美術館
詩人管管數位典藏
歷史新聞
交大 e-News
交大友聲雜誌
陽明交大電子報
陽明交大英文電子報
陽明電子報
校內出版品
交大出版社
交大法學評論
管理與系統
新客家人群像
全球客家研究
犢:傳播與科技
資訊社會研究
交大資訊人
交大管理學報
數理人文
交大學刊
交通大學學報
交大青年
交大體育學刊
陽明神農坡彙訊
校務大數據研究中心電子報
人間思想
文化研究
萌牙會訊
Inter-Asia Cultural Studies
醫學院年報
醫學院季刊
陽明交大藥學系刊
永續發展成果年報
Open House
畢業紀念冊
畢業紀念冊
項目
公開日期
作者
標題
關鍵字
研究人員
English
繁體
简体
目前位置:
國立陽明交通大學機構典藏
瀏覽 的方式: 作者 Jou, Jing-Yang
跳到:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
或是輸入前幾個字:
排序方式:
標題
公開日期
上傳日期
排序方式:
升冪排序
降冪排序
結果/頁面
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
作者/紀錄:
全部
1
5
10
15
20
25
30
35
40
45
50
顯示 1 到 20 筆資料,總共 57 筆
下一頁 >
公開日期
標題
作者
2011
Accelerating Dynamic Peak Power Analysis Using An Essential-Signal-Based Methodology
Shih, Che-Hua
;
Yen, Chia-Chih
;
Lin, Shen-Tien
;
Lin, Hermes
;
Jou, Jing-Yang
;
交大名義發表
;
National Chiao Tung University
1-二月-2009
Accurate Rank Ordering of Error Candidates for Efficient HDL Design Debugging
Jiang, Tai-Ying
;
Liu, Chien-Nan Jimmy
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2013
Cache Capacity Aware Thread Scheduling for Irregular Memory Access on Many-Core GPGPUs
Kuo, Hsien-Kai
;
Yen, Ta-Kan
;
Lai, Bo-Cheng Charles
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-四月-2015
A Cache Hierarchy Aware Thread Mapping Methodology for GPGPUs
Lai, Bo-Cheng Charles
;
Kuo, Hsien-Kai
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2016
Chain-Based Pin Count Minimization for General-Purpose Digital Microfluidic Biochips
Lei, Yung-Chun
;
Hsu, Chen-Shing
;
Huang, Juinn-Dar
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2008
A code generation algorithm of crosstalk-avoidance code with memory for low-power on-chip bus
Cheng, Kuang-Chin
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2005
Communication-driven task binding for multiprocessor with latency insensitive Network-on-Chip
Lin, Liang-Yu
;
Wang, Cheng-Yeh
;
Huang, Pao-Jui
;
Chou, Chih-Chieh
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2011
Design-for-Debug Layout Adjustment for FIB Probing and Circuit Editing
Chen, Kuo-An
;
Chang, Tsung-Wei
;
Wu, Meng-Chen
;
Chao, Mango C. -T.
;
Jou, Jing-Yang
;
Chen, Sonair
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-十一月-2014
Efficient Coverage-Driven Stimulus Generation Using Simultaneous SAT Solving, with Application to SystemVerilog
Cheng, An-Che
;
Yen, Chia-Chih (Jack)
;
Val, Celina G.
;
Bayless, Sam
;
Hu, Alan J.
;
Jiang, Iris Hui-Ru
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2011
Equivalence Checking of Scheduling with Speculative Code Transformations in High-Level Synthesis
Lee, Chi-Hui
;
Shih, Che-Hua
;
Huang, Juinn-Dar
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
28-八月-2008
Fine-grained bandwidth control arbiter and the method thereof
Huang, Juinn-Dar
;
Lin, Bu-Ching
;
Lee, Geeng-Wei
;
Jou, Jing-Yang
1-一月-2012
A Formal Method to Improve SystemVerilog Functional Coverage
Cheng, An-Che
;
Yen, Chia-Chih
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-九月-2010
FSM-Based Formal Compliance Verification of Interface Protocols
Shih, Che-Hua
;
Yang, Ya-Ching
;
Yen, Chia-Chih
;
Huang, Juinn-Dar
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2006
FSM-based transaction-level functional coverage for interface compliance verification
Su, Man-Yun
;
Shih, Che-Hua
;
Huang, Juinn-Dar
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2009
Hierarchical Architecture for Network-on-Chip Platform
Lin, Liang-Yu
;
Lin, Huang-Kai
;
Wang, Cheng-Yeh
;
Van, Lan-Da
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-八月-2007
Hybrid word-length optimization methods of pipelined FFT processors
Wang, Cheng-Yeh
;
Kuo, Chih-Bin
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-四月-2014
ILP-Based Bitwidth-Aware Subexpression Sharing for Area Minimization in Multiple Constant Multiplication
Lin, Bu-Ching
;
Huang, Juinn-Dar
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2014
A Learning-on-Cloud Power Management Policy for Smart Devices
Pan, Gung-Yu
;
Lai, Bo-Cheng Charles
;
Chen, Sheng-Yen
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2011
Mixed Non-Rectangular Block Packing for Non-Manhattan Layout Architectures
Wu, Meng-Chen
;
Chen, Hung-Ming
;
Jou, Jing-Yang
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2009
Multiple-Fault Diagnosis Using Faulty-Region Identification
Tasi, Meng-Jai
;
Chao, Mango C. -T.
;
Jou, Jing-Yang
;
Wu, Meng-Chen
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics