瀏覽 的方式: 作者 Li Yih-Lang

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 1 到 20 筆資料,總共 20 筆
公開日期標題作者
2014以資料分析為導向之新型態電子設計自動化研究---總計畫暨子計畫三:利用特徵擷取技術應用於電路與佈局層級的智慧型電路表示法( I )李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2003低功率系統之設計及自動化---子計畫VIII:針對低功率設計考慮RLC藕合效應的連線最佳化(I)李毅郎; Li Yih-Lang; 國立交通大學資訊科學學系
2004低功率系統之設計及自動化-子計畫八:針對低功率設計考慮RLC藕合效應的連線最佳化(II)李毅郎; Li Yih-Lang; 國立交通大學資訊科學學系
2005低功率系統之設計及自動化-子計畫八:針對低功率設計考慮RLC藕合效應的連線最佳化(III)李毅郎; Li Yih-Lang; 國立交通大學資訊科學學系(所)
2006先進製程技術之設計與可靠度提昇研究---子計畫一:考慮串擾效應與光學臨近更正的可靠性連線最佳化(I)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2007先進製程技術之設計與可靠度提昇研究---子計畫一:考慮串擾效應與光學臨近更正的可靠性連線最佳化(II)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2008先進製程技術之設計與可靠度提昇研究---子計畫一:考慮串擾效應與光學臨近更正的可靠性連線最佳化(III)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2006單晶片系統驗證之核心技術開發---子計畫五:系統晶片布局設計後之驗證與最佳化平台研究(II)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2007單晶片系統驗證之核心技術開發---子計畫五:系統晶片布局設計後之驗證與最佳化平台研究(III)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2005單晶片系統驗證之核心技術開發-子計畫五:系統晶片布局設計後之驗證與最佳化平台研究(I)李毅郎; Li Yih-Lang; 國立交通大學資訊科學學系(所)
2013平行運算電子設計自動化技術研究---子計畫三:在圖形處理單元平台上針對繞線演算法的平行化最佳化研究( III )李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2011平行運算電子設計自動化技術研究-子計畫三:在圖形處理單元平台上針對繞線演算法的平行化最佳化研究( I )李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2012平行運算電子設計自動化技術研究-子計畫三:在圖形處理單元平台上針對繞線演算法的平行化最佳化研究(2/3)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2008後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(I)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2009後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(II)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2010後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(III)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2003系統晶片後端設計變更之繞線研究李毅郎; Li Yih-Lang; 國立交通大學資訊科學學系
2014考慮能產生友善三重曝光樣形以及平衡光罩密度的非點格式細部繞線器李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2009針對3D整合之電子設計自動化技術開發---子計畫二:三維電路整合之實體設計系統(I)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)
2010針對3D整合之電子設計自動化技術開發---子計畫二:三維電路整合之實體設計系統(II)李毅郎; Li Yih-Lang; 國立交通大學資訊工程學系(所)