標題: 應用於可攜式腦電波量測之低功率低雜訊類比前端放大電路
A low-power low-noise CMOS AFE IC
作者: 劉祐任
邱俊誠
電控工程研究所
關鍵字: 腦電波;儀表放大器;低雜訊;低功率;EEG;Instrumentation amplifier
公開日期: 2005
摘要: 本論文研究提供了一個低耗電、低雜訊的單一整合類比前端放大電路以擷取腦電波訊號。在人體中所有的生理訊號中,腦電波的強度最大只有約100μV並且分佈在超低頻帶(0.3Hz~100Hz),在使用微機電製程技術製作之針狀乾式電極量測腦電波的情況下,存在於量測電極間的偏差電壓將會造成電路的飽和。因此高共模拒斥比和低雜訊便是此電路的設計重點。此外,可攜式腦電波擷取系統有可應用於可走動的病人身上進行不間斷腦電波訊號量測,因此將腦電波量測電路整合成晶片自有其必要性,這也帶出了低功率消耗的需要。在本論文中利用電流平衡式實現此電路。本電路利用TSMC 0.18μm COMS Mixed-Signal RF General purpose MiM Al 1P6M 1.8&3.3V進行電路的設計與模擬驗證。
URI: http://140.113.39.130/cdrfb3/record/nctu/#GT009312578
http://hdl.handle.net/11536/78265
顯示於類別:畢業論文


文件中的檔案:

  1. 257801.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。