標題: 高介電閘氧化層深次微米MOS元件電漿製程傷害可靠性之研究
Study of the Plasma Induced Reliabilities in High-K Gate Dielectric Submicron MOSFETs
作者: 莊紹勳
Chung Steve S
國立交通大學電子工程學系
關鍵字: 高介電閘;介電層;電漿製程;可靠性;金氧半場效電晶體;High dielectric gate;Dielectric layer;Plasma process;Reliability;MOSFET
公開日期: 2001
官方說明文件#: NSC90-2215-E009-065
URI: http://hdl.handle.net/11536/96596
https://www.grb.gov.tw/search/planDetail?id=665692&docId=126371
顯示於類別:研究計畫


文件中的檔案:

  1. 902215E009065.pdf
  2. 902215E009065.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。