瀏覽 的方式: 作者 Su Pin

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 1 到 19 筆資料,總共 19 筆
公開日期標題作者
6-五月-2014Independently-controlled-gate SRAMChuang Ching-Te; Chen Yin-Nien; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin
25-四月-2013INDEPENDENTY-CONTROLLED-GATE SRAMCHUANG Ching-Te; Chen Yin-Nien; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin
1-五月-2012Schmitt trigger-based finFET SRAM cellChuang Ching-Te; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin
19-一月-2012SCHMITT TRIGGER-BASED FINFET SRAM CELLChuang Ching-Te; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin
2004一個用於部分與完全解離絕緣矽電路模擬的統整元件模型---65奈米SOI CMOS基體源極內建能障降低的探討蘇彬; Su Pin; 交通大學電子工程系
2015二維材料金氧半元件於邏輯電路與記憶體應用之適用性評估(I)蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2017二維過渡金屬硫屬化合物及堆疊式奈米線元件之靜態隨機存取記憶體分析與研究鄭峻騰; 蘇彬; Zheng, Chun-Teng; Su Pin; 電子研究所
2009前瞻矽奈米元件變異性及傳輸特性綜合研究(I)蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2010前瞻矽奈米元件變異性及傳輸特性綜合研究(II)蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2013單石三維整合架構下使用前瞻元件之邏輯以及靜態隨機存取記憶體電路分析蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2014單石三維整合架構下使用前瞻元件之邏輯以及靜態隨機存取記憶體電路分析蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2004次100奈米SOI CMOS的RF/Analog特性分析與模式建立(I)蘇彬; Su Pin; 交通大學電子工程系
2005次100奈米SOI CMOS的RF/Analog特性分析與模式建立(II)蘇彬; Su Pin; 交通大學電子工程系
2008次32奈米多重閘極元件的特性分析與模式建立---變異性與微縮性,高頻類比特性,以及介觀現象的探討蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2007次50奈米Multiple-Gate SOI CMOS的特性分析與模式建立蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2006次50奈米Multiple-Gate SOI CMOS的特性分析與模式建立蘇彬; Su Pin; 交通大學電子工程系
2012源/汲極串聯電阻引致對高度微縮金氧半元件汲極電流不匹配及變異之反饋效應研究蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2012異質通道元件在邏輯電路及記憶體應用之適用性評估蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所
2011異質通道元件在邏輯電路及記憶體應用之適用性評估蘇彬; Su Pin; 國立交通大學電子工程學系及電子研究所