标题: | 可变速率时序同步电路之研制(II) Implementation of Variable Rate Timing Synchronous Circuits(II) |
作者: | 李镇宜 LEE CHEN-YI 国立交通大学电子研究所 |
关键字: | 非同步传输模式;时序同步;数据传输;电路设计;ATM;Timing synchronous circuit;Data transmission;Crcuit design |
公开日期: | 1994 |
摘要: | 可变速率资料的传送,在ATM的架构下,不仅可 提升传送效益,更可提高视讯传送的品质.然而 藉由分封传送的方式,欲达成上述目标,则有赖 于接收端和发射端良好的时序同步策略.在上 年度的计画中,我们已发展出一适用于多源的 可变速率同步演算法则以及架构.经由时间领 域的探讨,配合资料输出量的多寡来决定传送 次序,进而达成时序同步的要求.为达成即时作 业,并展示此同步法则的功能,我们预计以一年的时间完成此同步晶片的制作、测试,并将其 整合在一PC示范系统中,以验证可变速率资料传 送的优点.因此,本年度计画重点在于电路设计 、晶片制作,以及雏型示范系统之建立. |
官方说明文件#: | TL-83-7202 |
URI: | http://hdl.handle.net/11536/97031 https://www.grb.gov.tw/search/planDetail?id=131645&docId=22030 |
显示于类别: | Research Plans |