Skip navigation
瀏覽
學術出版
教師專書
期刊論文
會議論文
研究計畫
畢業論文
專利資料
技術報告
數位教材
開放式課程
專題作品
喀報
交大建築展
明竹
活動紀錄
圖書館週
研究攻略營
畢業典禮
開學典禮
數位典藏
楊英風數位美術館
詩人管管數位典藏
歷史新聞
交大 e-News
交大友聲雜誌
陽明交大電子報
陽明交大英文電子報
陽明電子報
校內出版品
交大出版社
交大法學評論
管理與系統
新客家人群像
全球客家研究
犢:傳播與科技
資訊社會研究
交大資訊人
交大管理學報
數理人文
交大學刊
交通大學學報
交大青年
交大體育學刊
陽明神農坡彙訊
校務大數據研究中心電子報
人間思想
文化研究
萌牙會訊
Inter-Asia Cultural Studies
醫學院年報
醫學院季刊
陽明交大藥學系刊
永續發展成果年報
Open House
畢業紀念冊
畢業紀念冊
項目
公開日期
作者
標題
關鍵字
研究人員
English
繁體
简体
目前位置:
國立陽明交通大學機構典藏
瀏覽 的方式: 作者 Jiang, HC
跳到:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
或是輸入前幾個字:
排序方式:
標題
公開日期
上傳日期
排序方式:
升冪排序
降冪排序
結果/頁面
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
作者/紀錄:
全部
1
5
10
15
20
25
30
35
40
45
50
顯示 1 到 14 筆資料,總共 14 筆
公開日期
標題
作者
1-二月-1999
A 2-D velocity- and direction-selective sensor with BJT-based silicon retina and temporal zero-crossing detector
Jiang, HC
;
Wu, CY
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2003
Active device under bond pad to save I/O layout for high-pin-count SOC
Ker, MD
;
Peng, JJ
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2001
Automatic methodology for placing the guard rings into chip layout to prevent latchup in CMOS IC's
Ker, MD
;
Jiang, HC
;
Peng, JJ
;
Shieh, TL
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1998
The BJT-based silicon-retina sensory system for direction- and velocity-selective sensing
Jiang, HC
;
Wu, CY
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2000
Design of low-capacitance bond pad for high-frequency I/O applications in CMOS integrated circuits
Ker, MD
;
Jiang, HC
;
Chang, CY
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2002
Design of negative charge pump circuit with polysilicon diodes in a 0.25-mu m CMOS process
Ker, MD
;
Chang, CY
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-十二月-2001
Design on the low-capacitance bond pad for high-frequency I/O circuits in CMOS technology
Ker, MD
;
Jiang, HC
;
Chang, CY
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2001
ESD test methods on integrated circuits: An overview
Ker, MD
;
Peng, JH
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2002
Failure analysis of ESD damage in a high-voltage driver IC and the effective ESD protection solution
Ker, MD
;
Peng, JJ
;
Jiang, HC
;
電機學院
;
College of Electrical and Computer Engineering
1-六月-1999
An improved BJT-based silicon retina with tunable image smoothing capability
Wu, CY
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-五月-2001
In the blink of a silicon eye
Cheng, CH
;
Wu, CY
;
Sheu, B
;
Lin, LJ
;
Huang, KH
;
Jiang, HC
;
Yen, WC
;
Hsiao, CW
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2002
Latchup current self-stop circuit for whole-chip latchup prevention in bulk CMOS integrated circuits
Peng, JJ
;
Ker, MD
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2003
Test structure and verification on the MOSFET under bond pad for area-efficient I/O layout in high-pin-count SOCIC's
Ker, MD
;
Peng, JJ
;
Jiang, HC
;
電機學院
;
College of Electrical and Computer Engineering
2001
Whole-chip ESD protection strategy for CMOS integrated circuits in nanotechnology
Ker, MD
;
Jiang, HC
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics