瀏覽 的方式: 作者 陳昌居

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 1 到 20 筆資料,總共 74 筆  下一頁 >
公開日期標題作者
200532-BIT RISC CPU實作-使用ASIP方式謝宜軒; i-hsuan hsieh; 陳昌居; chang-jiu chen; 資訊學院資訊學程
200732位元雙軌之靈活的運算邏輯單元實作方秋鈞; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
2004DSP處理器浮點數加法運算單元之非同步電路設計江佳峻; Chia-Chun Chiang; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
2006MP3解碼器之設計陳昌居; CHEN CHANG-JIU; 國立交通大學資訊工程學系(所)
2004PMI與PKI整合之前瞻研究陳昌居; CHEN CHANG-JIU; 交通大學資訊工程學系
2007RFID門禁監控系統之資料庫設計宋朝源; Song Chau-Yuan; 廖德誠; 陳昌居; Der-Cherng Liaw; Chang-Jiu Chen; 資訊學院資訊學程
2002SoC 軟體/硬體相互驗證系統黃文傑; Wen-Chieh Huang; 陳昌居; Chang-Jiu Chen; 資訊學院資訊學程
2007一個低延遲的全域非同步區域同步電路之界面陳崴哲; 陳昌居; 資訊科學與工程研究所
1995一個在複雜和簡化指令集合併的架構中增進指令轉譯效能的方法簡文斌; Jian, Wen-Bin; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
1985不同作業系統下之通信網路軟體架構之研製陳昌居; CHEN, CHANG-JU; 黃國安; HUANG, GUO-AN; 電控工程研究所
2006以Balsa實作之非同步JPEG解碼器鄭宇順; Yu-Shun Cheng; 陳昌居; Chan-Jiu Chen; 資訊科學與工程研究所
2006以Balsa設計之非同步MP3解碼器羅浩暐; Hao-Wei Lo; 陳昌居; Chan-Jiu Chen; 資訊科學與工程研究所
1997以暫存器參考增進分支目的預測劉岳泓; Liu, Yueh-Hung; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
2005以管線方法改進非同步8051處理器之效能蔡瑞夫; Ruei-Fu Tsai; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
2002以與攻擊者端距離為基礎將IP封包蓋標記之IP追溯架構陳中昶; Jong-Chang Chen; 謝續平; 陳昌居; Shiuh-Pyng Shieh; Chang-Jiu Chen; 資訊科學與工程研究所
2011以非同步電路實作之無死結環面網路晶片的路由器設計何宗儒; 陳昌居; 資訊科學與工程研究所
2008低內容交換失誤率之轉換搜尋緩衝器與其非同步電路實作之探討鄭緯民; Cheng, Wei-Min; 陳昌居; Chen, Chang-Jiu; 資訊科學與工程研究所
2009低延遲非同步直接記憶體存取控制器之設計戴俊智; Tai, Chun-Chih; 陳昌居; Chen, Chang-Jiu; 資訊科學與工程研究所
2004低耗電量非同步嵌入式處理器SA8051設計與實作張元騰; Yuan-Teng Chang; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所
2003使用Lagrangean 近似方法建立具有服務品質之點對點虛擬路徑劉名恕; Ming-Su Liu; 陳昌居; Chang-Jiu Chen; 資訊科學與工程研究所